数字电路逻辑设计 马义忠 常蓬彬 马浚 张晓帆 第5章 集成双稳态触发器新.pptVIP

  • 1
  • 0
  • 约 42页
  • 2017-07-06 发布于广东
  • 举报

数字电路逻辑设计 马义忠 常蓬彬 马浚 张晓帆 第5章 集成双稳态触发器新.ppt

第5章 集成双稳态触发器 内容提要 本章主要介绍构成数字系统的另一种基本逻辑单元器件——触发器。其内容有: (1)? 触发器的特点及分类。 (2)? 基本的RS触发器。 (3)? 时钟控制的RS触发器,D触发器,JK触发器,T触发器的电路结构、逻辑功能及其描述方法。 (4) 触发器的性能参数。 5.1 触发器的基本特点及分类 5.1.1 输入量和输出量的设置 1.非钟控式触发器 非钟控式触发器的组成由图5-1所示 输入与输出量说明: ①RD,SD代表初始状态预置输入量; ②x1,x2是控制该触发器正常工作的输入量。 ③Q,Q是该触发器的输出量。 2. 钟控式触发器 钟控式触发器的组成由图5-2所示。 RD,SD; x1,x2;Q,Q和非钟控式触发器的含义一样,CP为时钟控制的输入量。 5.1.2 触发器输出与约束方程的一般表达式 设触发器输出次态的取值记作Qn+1,现态取值记Qn。 1.非钟控式触发器的输出方程与约束方程的一般表达式为: Qn+1 = f(Qn ,RD,SD,x1,x2) g(RD,SD,x1,x2)= 1 2.钟控式电位型触发器的输出方程与约束方程的一般表达式为:      Qn+1 = f(Qn ,RD,SD,CP,x1,x2)

文档评论(0)

1亿VIP精品文档

相关文档