折叠内插模数转器的高速、低功耗低电压设计方法研究.pdf

折叠内插模数转器的高速、低功耗低电压设计方法研究.pdf

折叠内插模数转器的高速、低功耗低电压设计方法研究

摘要 高速模数转换器应用广泛,特别是采样率超过500MS/s的高速模数转换器, 在超宽带、硬盘读通道以及数字示波器中都有应用。例如,在超宽带系统中,需 要采样率为1GS/s、分辨率为5-6bit的模数转换器;在硬盘读通道中,需要采样 率超过1GS/s、分辨率6bit左右的模数转换器;在数字示波器中,需要采样率超 过1GS/s、分辨率8bit左右的模数转换器。对于嵌入式应用的模数转换器,设计 的关注点集中在低功耗和低电压的实现上;在高速仪器的应用中,设计的关注点 集中在速度的优化上。 基于上述的研究背景,本文研究了折叠内插模数转换器的速度优化方法和低 功耗低电压设计方法。在速度优化方面的主要工作包括: (1)提出级间流水线结构,从而缩短折叠内插模数转换器模拟预处理的关键路 径,提高采样速率:流水线级间采样开关采用双二极管栅压自举开关,其面积比 传统栅压自举开关要小,适用于大规模采样开关阵列中。 (2)提出级联失调平均,把失调平均电阻的位置由预放大器阵列的输出端变换 到每一级折叠放大器的输出端,从而降低了预放大器阵列与折叠放大器阵列之间 的连线复杂度,有助于减小模数转换器模拟预处理的时间。 在低功耗低电压设计方面的主要工作包括: (1)提出粗细子转换器

文档评论(0)

1亿VIP精品文档

相关文档