可编程采样率的低功耗逐次逼近型模数转换器的设计.pdfVIP

  • 11
  • 0
  • 约7.43万字
  • 约 66页
  • 2015-12-23 发布于四川
  • 举报

可编程采样率的低功耗逐次逼近型模数转换器的设计.pdf

可编程采样率的低功耗逐次逼近型模数转换器的设计

可编程采样率的超低功耗逐次逼近型模数转换器的设计 中文摘要 可编程采样率的超低功耗逐次逼近型模数转换器的设计 中文摘要 人体信号检测仪器的小型化、低功耗和高精度趋向,对发挥 “心脏”作用的ADC 设计提出了更高要求。 本文目标有二: 一是只使用常规MOS 管,不借助低电压技术条件下,采用输出失调解除的比较 器,仅使用一个预放大器,就可设计仿真实现SAR ADC 的10bit 的分辨率。 二是基于计数器结构设置可编程的采样率,使功耗趋向等比例降低,且SAR ADC 的有效位数下降不超过0.5bit 。 具体的论文内容有四: 1.评述ADC 关键性能指标,概论ADC 主流架构,阐明SAR ADC 的分类(划分 标准基于DAC 和比较器)。 2.重点分析各种电荷重分配结构的DAC 的结构特点,提出本文的DAC 设置, 设计细节涉及最小电容的选择。 3.详解我们设计的 SAR ADC 时序,给出各模块具体电路图和管子参数,包括 DAC 设计,比较器设计,以及SAR 逻辑模块和可调采样率控制模块的设计。 4

文档评论(0)

1亿VIP精品文档

相关文档