- 1、本文档共40页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA的DPSK信号产生器的设计.doc
基于FPGA的2DPSK信号产生器的设计
摘 要:
随着时代的进步,FPGA的应用也越来越广泛,FPGA用硬件描述语言(Verilog HDL)来实现2DPSK信号的调制系统,不仅简单方便,而且还能满足现代设备快速、准确、功耗低的特点。Verilog语言有着灵活多样的电路描述风格,语言功能性强,并且简单易学,这些优良的性能使其得到广泛流行。数字通信技术与FPGA的结合是现代通信系统发展的一个必然趋势。FPGA实现2DPSK信号可用如下方法,先通过FPGA产生时钟信号,经过分频器产生两路时钟,一路用于基带码的产生,也就是用于驱动M序列信号发生器产生绝对码,另一路用于采样正弦信号。M序列产生的绝对码经过差分运算转换成相对码,再把相对码加到正弦信号上输出,这就相当于对原码进行了调相输出。而FPGA只能处理数字信号,因此要经过DAC器件转换为模拟信号,从而产生2DPSK信号。通过对仿真波形的分析可知,该方案很好的实现了2DPSK信号产生器的功能。
关键词:FPGA;Verilog HDL;2DPSK信号产生器;数字调制;串并转换;
Design of 2DPSK Signal Generator Based on FPGA
Abstract:
With the progress of the times, FPGA is used more and more popularly. FPGA used hardware description language ( Verilog HDL ) to achieve the 2DPSK signal modulation systemIts not only simple and convenient, but also equipped with many excellent characteristics of modern devices, such as fast, accurate, low power consumption. Verilog language can descript circuit variously and flexibly, and has powerful function. What’s more, it’s easy to learn for us. These excellent properties make Verilog language applied widely. The combination of digital communication technology and FPGA is a certainly trend of the development of modern communication system. The process of producing 2DPSK signal by FPGA is as follows. The clock signal generated by FPGA will generate two signals with different frequency. One is used to sampling, the other is to drive M array signal generator. It will be converted to absolute code, and be used to modulate. Because only the digital signal can be processed by FPGA, DAC is needed to generate 2DPSK signal.
Key words:FPGA;Verilog HDL;2DPSK signal generator;digital modulation;
目 录
1 绪 论 3
2 应用软件及器件介绍 4
2.1 信号发生器简介 4
2.2 EDA技术简介 4
2.3 FPGA和CPLD器件简介 5
2.4 Verilog HDL简介 6
2.5 Quartus II简介 7
3 2DPSK信号产生器的设计 8
3.1 2DPSK信号产生器的基本原理 8
3.1.1 2DPSK信号原理 8
3.1.2 设计思路及方法 9
3.2 软件设计 10
3.2.1 分频器 10
3.2.2 M序列产生器 11
3.2.3 差分运算 12
3.2.4 选相调制 12
3.2.5 正弦信号发生器 13
3.2.6 2DPSK信号波形仿真 14
3.3 硬件设计 15
3.3.1 器件说明 16
3.3.2 并行输入方式设计 19
3.3
您可能关注的文档
- 地球物理勘探课程介绍.ppt
- 地理一轮复习《自然地理环境的差异性》.ppt
- 地理人教版必修《第二章区域生态环境建设第节森林的开发和保护——以亚马孙热带雨林为例》课件.ppt
- 地理信息技术全球定位系统GPS及其应用.ppt
- 地理信息系统平台(一).ppt
- 地理信息系统课件第三章.ppt
- 地理八级上~《水自源》.ppt
- 地理卷·届甘肃省河西五市部分普通高中高三第一次联考().doc
- 地理学的学科性质科学地位和社会功能.ppt
- 地理必修人教新课标第节地球的圈层结构同步课件【四川设计】张.ppt
- 2024年学校党总支巡察整改专题民主生活会个人对照检查材料3.docx
- 2025年民主生活会个人对照检查发言材料(四个带头).docx
- 县委常委班子2025年专题生活会带头严守政治纪律和政治规矩,维护党的团结统一等“四个带头方面”对照检查材料四个带头:.docx
- 巡察整改专题民主生活会个人对照检查材料5.docx
- 2024年度围绕带头增强党性、严守纪律、砥砺作风方面等“四个方面”自我对照(问题、措施)7.docx
- 2025年度民主生活会领导班子对照检查材料(“四个带头”).docx
- 国企党委书记2025年度民主生活会个人对照检查材料(五个带头).docx
- 带头严守政治纪律和政治规矩,维护党的团结统一等(四个方面)存在的问题整改发言提纲.docx
- 党委书记党组书记2025年带头增强党性、严守纪律、砥砺作风方面等“四个带头”个人对照检查发言材料.docx
- 2025年巡视巡察专题民主生活会对照检查材料.docx
文档评论(0)