基于Verilog HDL的通信系统设计 陈曦 等编著 第5章新.pptVIP

  • 8
  • 0
  • 约4.1千字
  • 约 20页
  • 2015-12-24 发布于未知
  • 举报

基于Verilog HDL的通信系统设计 陈曦 等编著 第5章新.ppt

第5章 数字滤波器设计 china_54@ china_54@ * * * 基于Verilog HDL的通信系统设计 基于Verilog HDL的通信系统设计 数字滤波是推动数字信号处理及相关芯片迅速发展的一个重要因素,本章首先介绍了FIR和IIR滤波器的基本原理,结构,设计方法和Verilog HDL实现,然后介绍了在实际应用和通信信号处理中普遍应用的多速率数字滤波器CIC滤波器的原理、结构,同时给出了多级CIC滤波器的Verilog HDL实现。 基于Verilog HDL的通信系统设计 5-1 数字滤波器概述 5-1-1 数字滤波器和模拟滤波器的比较 与模拟滤波器相比,数字滤波器有许多突出优点: 数字滤波器可以满足滤波器对幅度和相位特性的严格要求,具有真正的线性相位响应。 可以避免模拟滤波器所无法克服的电压漂移、温度漂移和噪声等问题,这样不必经常去校正。 可以利用CPLD或FPGA等逻辑器件编程来实现,得到的数字滤波器的频率响应能被自动调整,这就是数字滤波器广泛应用于自适应滤波器的原因。 数字滤波器具有更高的精度,它的精度仅受限于它所采用的字长。 几个输入信号可以用一个数字滤波器来滤波,而且从单元到单元的性能是可以重复的,可以节约大量的硬件资源。 基于Verilog HDL的通信系统设计

文档评论(0)

1亿VIP精品文档

相关文档