AMBA_AHB_APB_AXI协议对比分析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AMBA_AHB_APB_AXI协议对比分析.ppt

对比分析 * 纲要 * AMBA概述 AHB协议 APB协议 AXI协议 APB/AHB/AXI对比 AMBA概述 * AMBA (Advanced Microcontroller Bus Architecture):高级微处理器总线架构 AHB (Advanced High-performance Bus):高级高性能总线 ASB (Advanced System Bus):高级系统总线 APB (Advanced Peripheral Bus):高级外围总线 AXI (Advanced eXtensible Interface):高级可扩展接口 这些内容加起来就定义出一套为了高性能SOC 而设计的片上通信的标准 一个典型的基于AMBA 总线的SOC 系统架构 * 这种SOC架构以AHB为主干,挂上CPU,片上内存,和其它DMA设备。 * AHB 主要是针对高效率、高频宽及快速系统模块所设计的总线,它可以连接如微处理器、芯片上或芯片外的内存模块和DMA等高效率模块 AMBA 中的APB 主要用在低速且低功率的外围,可针对外围设备作功率消耗及复杂接口的最佳化 APB在AHB和低带宽的外围设备之间提供了通信的桥梁,所以APB是AHB或者ASB的二级扩展总线 AHB的组成 * Master:能够发起读写操作,提供地址和控制信号,同一时间只有1 个Master会被激活。 Slave:在给定的地址范围内对读写操作作响应,并对Master返回成功,失败或者等待等状态。 Arbiter:负责保证总线上一次只有1个Master在工作。仲裁协议是规定的,但是仲裁算法可以根据应用决定。 Decoder:负责对地址进行解码,并提供片选信号到各Slave。 每一个AHB 都需要1个仲裁器和1个中央解码器。 AHB总线互连 * * 发起一个请求给仲裁器 驱动地址和控制信号 允许某个主设备控制总线 仅选中的从设备响应地址/控制信号 拉高HREADY信号,总线传输完成 * AHB基本信号 HADDR:32位系统地址总线 HTRANS: M指示传输状态,NONSEQ、SEQ、IDLE、BUSY HWRITE:传输方向:1-写,0-读 HSIZE:传输单位 HBURST:传输的burst类型 HWDATA:写数据总线,从M写到S * HREADY:S应答M是否读写操作传输完成: 1-传输完成, 0-需延长传输周期。需要注意的是,HREADY 做为总线上的信号,它是M和S 的输入;同时每个S 需要输出自己的HREADY。所以对于S 会有两个HREADY 信号,一个来自总线的输入,一个自己给到多路器的输出。 HRESP:S应答当前传输状态,OKAY、ERROR、RETRY、SPLIT HRDATA:读数据总线,从S读到M * AHB基本传输 两个阶段 地址周期(AP),只有一个cycle 数据周期(DP),由HREADY信号决定需要几个cycle 流水线传送 先是地址周期,然后是数据周期 * Master发出地址和控制信号 Slave 采样地址和控制信号 Master 采样读数据 一次无需等待状态的简单传输 * Not ready Not ready Ready Slave拉低READY不能超过16拍 需要两个等待周期的简单传输 * Pipeline A Address A Data B Address B Data C Address C Data * A A A+4 A+4 A+8 A+8 A+12 A+12 HBURST shows the burst types: Single Transfer Incrementing transfer with unspecified length(INCR) 4-beat 8-beat 16-beat Slave has know that master need 4 data, A/A+4/A+8/A+12 During burst transfer, if slave not ready, then hready=0; but if master is not ready, how to do? Burst类型 * 传输类型 HTRANS[1:0]:当前传输的状态 IDLE、BUSY、NONSEQ、SEQ 00:IDLE 主设备占用总线,但没进行传输 两次burst传输中间主设备发IDLE 01:BUSY 主设备占用总线,但是在burst传输过程中还没有准备好进行下一次传输 一次burst传输中间主设备发BUSY * 传输类型(续) 10:NOSEQ 表明一次单个数据的传输 或者一次burst传输的第一个数据 地址和控制信号与上一次传输无关 11:SEQ 表明burst传输接下来的数据 地址和上一次传输的

文档评论(0)

此项为空 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档