- 9
- 0
- 约 43页
- 2016-01-07 发布于贵州
- 举报
综合实习课件(数字钟)20120606
Altera公司CPLD器件,型号:EPM3064ALC44-10,注意区分方向! CPLD器件管座,注意区分方向! 集成稳压芯片,型号:AMS1117-3.3,输出电压3.3V,贴片安装。 晶体振荡器(晶振),振荡频率:32768Hz 小按键,引脚间距不同,安装注意方向! 电源插座,外接9V DC电源 IDC10插座,用于连接下载电缆,通过该接口与计算机通信,完成程序到芯片的下载功能。(注意:开口朝向电路板里面!) 数字钟印制电路板,安装时注意元件极性和方向! USB-Blaster下载电缆及驱动安装 1、将USB-Blaster与PC机相连,此时系统提示“发现新硬件”,并弹出“找到新的硬件向导”窗口。选择“从列表或指定位置安装(高级)”单选框,点击下一步。 2、选择“在这些位置上搜索最佳驱动程序”,勾选“在搜索中包括这个位置”,单击“浏览”按钮,找到Quartus软件的安装路径,如“D:\altera\91\quartus\drivers\usb-blaster”,然后点击“下一步”。 3、计算机安装完成后,弹出如下窗口,提示完成Altera USB-Blaster的安装。点击“完成”后,便可以使用了。 结果形式及成绩评定 完成硬件电路的焊接工作; 完成数字钟的软件程序设计; 完成数字钟设计报告; 成绩由上述三项评定: 电路焊接 20% 软件设计 30% 设计报告 50% 数字电路课程设计 ——利用CPLD设计可调时数字钟 电子信息工程学院 2012.4.5 学习内容与要求 掌握QuartusⅡ软件的使用; 了解CPLD/FPGA的一般开发步骤; 熟悉用CPLD/FPGA器件取代传统的中小规模集成电路实现数字电路与系统的方法; 了解数字钟的功能要求及设计方法; 认识常用元件及使用注意事项。 数字电子钟课程设计说明 一、设计要求 1、以数字形式显示时、分、秒的时间; 2、要求手动校时、校分、校秒; 3、调节时间时对应显示位以2Hz频率闪烁; 4、时与分显示之间的小数点常亮; 5、分与秒显示之间的小数点以1Hz频率闪烁; 6、各单元模块设计即可采用原理图方式也可以用Verilog程序进行设计。 二、课程设计步骤 1、看懂电路原理图,按照原理图和元件插件图完成电路板的焊接;(4学时) 2、拟定数字钟的组成框图,划分模块;(1学时) 3、各单元模块电路的设计与仿真;(10学时) 4、总体电路的设计与仿真;(2.5学时) 5、程序下载与调试。(2.5学时) 三、硬件电路图 1、电源电路 2、振荡电路与分频电路 QD:24 QE:25 QF:26 QG:27 QH:28 QI:29 QJ:210 QL:212 QM:213 QN:214 3、JTAG下载接口 4、显示电路 5、CPLD电路原理图 四、数字钟程序总体框图 1、计数器电路 2、多路数据选择器 五、实际制作 电阻色环表 4色环电阻,是用3个色环来表示阻值,前两环代表有效值,第三环代表乘上的次方数,用一个色环表示误差。 5色环电阻,是用4个色环表示阻值,另一个色环表示误差。 下表是色环电阻的颜色-数值对照表: 色环 第一环 第二环 第三环 第四环 (乘法) (误差环) 黑 0 0 100 棕 1 1 101 +/-1% 红 2 2 102 +/-2% 橙 3 3 103 黄 4 4 104 绿 5 5 105 +/-0.5% 蓝 6 6 106 +/-0.2% 紫 7 7 107 +/-0.1% 灰 8 8 108 白 9 9 109 +5~-20% 金 +/-5% 银 +/-10% 无色环 +/-20% 1/4W碳膜电阻 1/2W碳膜电阻 1/2W碳膜电阻,共5个色环,其中一个电阻色环为:红黑黑黑棕,表示200×100=200Ω,误差为+/-1% 1/2W碳膜电阻,色环为:橙橙黑金,表示33×100=33Ω,误差为+/-5% 独石电容,104表示电容量为0.1μF 瓷片电容,30、15表示电容量分别为30pF和15pF 电解电容,容量在器件上标出,使用时注意方向。(长引脚为正极,短引脚为负极) 整流二极管,型号:1N4007,注意区分极性(有银环端为阴极)。 发光二极管(LED),注意方向:长引脚为阳极(+),短引脚为阴极(-)。 7段共阴数码管 6驱动器IC,型号:7407,注意区分方向! 振荡及分频IC,型号:74HC4060,注意区分方向! 集成电路管座,14引脚,注意区分方向!
原创力文档

文档评论(0)