数字集成电路设计-组合逻辑电路.ppt

数字集成电路设计-组合逻辑电路.ppt

Mkp起电荷保持作用。由于预充电使所有输入置0,所以要得到同相和反相信号,必定有一个输出产生翻转。 书上的f2=G·H为错误。本电路常用于超前进位加法器中。 Compound domino。利用组合多米诺,较大的(上下)堆叠的动态结构可由扇出较小的并行结构及复CMOS门所代替。 Np实际上不属于多米诺逻辑。 若要将n块直接连到n块,仍需加反相器,如多米诺逻辑一样。 如AND2门电路,输入必须是a和a 此结构已在准nMOS一节讲过,这里仅给出更一般的情况。//锁存器举例: Sw2闭合→f=0→Mp1导通→f=1→Mp2截止→f=0得以保持。// 书上右侧的f未写成f,有误 互补传输管逻辑简称CPL。书上左图右符号为a,而不是a非,我认为有错。 可见,同一拓扑结构,只要改变输入变量组合就能实现不同的逻辑(OR、AND、XOR等),所以CPL可以作为逻辑电路的基本单元。 多个输入、单个输出时,就需要选择。选择的依据体现在控制端,2个输入需要1位控制端,m位控制端可以控制2m个输入。//s=0时输出p0,s=1时输出p1。据此很容易写出真值表。//Verilog语法:module开始行后需加分号,结束行无需加;所有常量列表均为输出在前,输入在后;本书中所有黑体字均为Verilog的保留字。 同一个逻辑可以用不同的电路来实现之,实现方式好坏的判据是管子数尽量少、连线尽量简单、延迟小、无传输电

文档评论(0)

1亿VIP精品文档

相关文档