EDA电子钟设计论文1.docVIP

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA电子钟设计论文1

《EDA技术》大作业 题 目: 电子钟设计 学 院: 信息科学与工程 学 号: 20111301420 姓 名: 努尔阿米乃姆.艾合麦提 班 级: 电子11-2班 指导老师: 努尔比亚老师 EDA电子钟 摘要:随着EDA技术的发展和应用的领域的扩大,EDA技术在电子信息、通信、自动控制及计算机应用等领域等重要性日益突出。本文使用VHDL硬件描述语言设计了一个电子钟系统,该系统在开发软件Quartus Ⅱ5.0环境中设计完成,并下载到EP1K30TC144-3FPGA的实验箱并成功,本文给出了设计该数字系统的流程。 关键词 : EDA电子钟 校时 分频 VHDL语言 一:设计功能要求: 1、用65536HZ的频率作为系统的时钟,对其进行分频产生秒信号,再对秒信号进行计数,产生分、时,并显示小时、分钟和秒的实际值。 能预置小时和分钟的功能(即校时、校分)。 设计原理: 本设计先用一个分频器对试验箱上的65536HZ的信号进行分频,得到1HZ的时钟信号,再用计数器分别计数秒、分、时。秒位达59时进位分位,分位达59时进位到时位,时位到23时则自动清零,用了两个按键对时间的时位和分位进行了预置(即校时校分),一个按键(rest)可清零,且各个计数器的计数都通过数码管显示出来。 设计总体RTL图 四、程序设计 本设计采用模块化设计,共六个模块,分为:分频器模块、秒位计数器模块、分位计数器模块、时位计数器模块、校准模块(预置时和分)、顶层文件模块。 分频模块 图1-1 分频实体图 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity fenpin is --数控分频器 port(clk:in std_logic; --输入65536HZ fenpinhou_out:out std_logic); --输出1HZ end; architecture four of fenpin is signal D:std_logic; begin process(clk) variable bianliang:std_logic_vector(15 downto 0); begin i f clkevent and clk=1 then if bianliang=1000000000000000 --65536/2 then bianliang:=0000000000000000; D=not D; --取反 else bianliang:=bianliang+1; end if; end if; end process; fenpinhou_out=D; end four; 分频器仿真波形图如图1-2 图1-2 分频器仿真波形图 2、秒计数器模块 图2-1 秒计数器实体图 library ieee; --秒计数器 use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity miao is port(clk,rest:in std_logic; --时钟、复位 miao_diwei,miao_gaowei:out std_logic_vector(3 downto 0); miao_out:out std_logic); --秒进位输出 end miao; architecture one of miao is signal miao_bian1,miao_bian2:std_logic_vector(3 downto 0); --定义两个信号 begin process(clk,rest) begin if rest=0then miao_

文档评论(0)

jiqinyu2015 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档