- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
便携快速心率计的设计
沈阳航空
课 程 设 计
(说明书)
班级
学号
学 生 姓 名
指 导 教 师
沈阳航空课 程 设 计 任 务 书
课 程 名 称 课程设计
课程设计题目
课程设计的内容及要求:
③测量误差≤±4次/分。
二、设计要求
1.在选择器件时,应考虑成本。
2.根据技术指标,通过分析计算确定电路和元器件参数。
3.画出电路原理图(元器件标准化,电路图规范化)。
三、实验要求
1.根据技术指标制定实验方案;验证所设计的电路,用软件仿真。
2.进行实验数据处理和分析。
四、推荐参考资料
1. 阎石主编.数字电子技术基础.[M]北京:高等教育出版社,2006年
五、按照要求撰写课程设计报告
成绩评定表:
序号 评定项目 评分成绩 1 设计方案正确,具有可行性,创新性(15分) 2 设计结果可信(例如:、仿真结果)设计报告的规范化、参考文献充分最终评定成绩(以优、良、中、及格、不及格评定)
一、概述
二、方案论证
方案一:
图1 方案一电路的原理框图
方案二:
该方案采用的是倍频的方式求取心跳数。在单位时间30秒内进行计数,由于30秒是一分钟的1/2,所以理想情况下60秒内测得的脉搏数是30秒内测得值的2倍。所以可以通过对被测信号进行细分(即2倍频),从而通过计数器在30秒内所得计数结果就是一分钟的心跳数。如图2所示。
图2 方案二电路的原理框图
第一种方案比较直观,但精度较低,如果计数时间是15秒最大时误差为±4次,而且电路结构需要乘法器,乘法器芯片难寻,电路结构复杂;第二种方案直观,电路结构简单,且精度较第一种方案高,但由于采用倍频电路其精度已提高到±2次,完全满足设计要求。为了使心率计轻巧而便宜,且有较高精度通常采用第二种方案,本文的设计就基于这一方案。
三、电路设计
图3 二倍频电路图
2.定时电路
时间信号是标准测量的基础,这个信号可采用多谐振荡器产生,在简单定时电路中,可以用555定时电路。根据门控电路要求,需要设计正脉冲宽度T为1秒,可根据555的计算公式计算电阻R1和R2及电容C1、C2的参数。
555定时器功能表如图4所示。
输 入 输 出 TH VO Dis ×
VCC
VCC
VCC ×
VCC
VCC
× L
H
H
H L
H
不变
L 导通
截止
不变
导通 图4 555定时器功能表
555定时器产生的多谐振荡器电路如图5所示。
图5 555定时器产生的多谐振荡器电路
3.计数器电路设计??
由于设计要求的范围在40~200之间,所以要用到3位10进制计数,电路选用三片74LS160级联构成1000进制计数,完全满足任务要求。74LS160是8421BCD码同步加法计数器芯片,芯片引脚功能如表1所示,设计的计数器电路如图6所示:?
?
图6 ?计数器电路图?
表1 74LS160各引脚定义?
A~D 预置数输入端 QA~QD 计数输出端 ENP、ENT 计数使能端 ~LOAD 同步置数,低电平有效 ~CLR 同步清零,低电平有效 CLK 计数输入端 RCO 进位输出端
电路采用异步进位,由低位依次向高位进位;由于每一块计数芯片为10进制,所以三片级联构成1000进制计数,完全满足设计要求。
4.锁存显示电路
(1)1脚是复位CLR,低电平有效,当1脚是低电平时,输出脚2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部输出0,即全部复位;
(2)当1脚为高电平时,11(CLK)脚是锁存控制端,并且是上升沿触发锁存,当11脚有一个上升沿,立即锁存输入脚3、4、7、8、13、14、17、18的电平状态,并且立即呈现在在输出脚2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)上.
图7 锁存显示电路
5.报警电路
设定的心率范围是40~200,当超过这个范围后,报警电路就会报警,该电路是采用了六片数值比较器74LS85,74LS85管脚图如图8所示。此部分前三个芯片为小于40的报警系统,后三个为大于200的报警系统。?数码管显示由锁存器锁存的数值,该数值与比较器中的40比较,如果小于40,则报警,即红灯点亮;如果大于200也会报警即红灯点亮。电路图如图9所示。
表2 74LS85引出端符号?
A0-A3? 字A输入端? B0-B3 字B输入端 A>B A>B级联输入
文档评论(0)