- 1、本文档共34页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目十六 逻辑分析仪
《电子测量仪器》 (第3版) 电子教案 项目十六 逻辑分析仪 [知识链接一] 数据域测量的基本概念 ◆思考与练习1 [知识链接二] 逻辑分析仪的组成和工作原理 ◆思考与练习2 [知识链接三] 逻辑分析仪的显示方式 ◆思考与练习3 [知识目标] 理解数据域测量的基本概念; 理解逻辑分析仪的组成和工作原理; 数字系统具有以下主要特点: (1)数字信号通常是按时序传递的; (2)信号几乎都是多位传输的; (3)信息的传递方式是多种多样的; (4)数字信号的速度变化范围很宽; (5)信号往往是单次的或非周期性的; (6)数字系统故障判别与模拟系统不同。 [知识链接一] 数据域测量的基本概念 时域分析是以时间为自变量,以被测信号(电压、电流、功率)为因变量进行分析。例如示波器可用来观察信号随时间的变化,它是典型的时域分析仪器。 频域分析是在频域内描述信号的特征。例如频谱分析仪是以频率为自变量,以各频率分量的信号值为因变量进行分析的仪器。 数据域分析是研究以离散时间或事件为自变量的数据流。 数字逻辑电路是以二进制数字的方式来表示信息。由于晶体管“导通”和“截止”可以分别输出高电平或低电平,分别规定它们表示不同的“1”和“0”数字。在每一时刻,多位0、1数字的组合(二进制码)称为一个数据字。 数据字随时间的变化按一定的时序关系形成了数字系统的数据流。 一、数据流的特征 (1)数据位格式 数字信号发生器产生的数字信号有以下几种数据位格式: ①不归零(NRZ,not return to zero)格式 对一个时钟周期而言,用一个稳定的电平来表示一个数据位。如图16-2a,用高电平表示“1”,低电平表示“0”。 ②归零(RZ, return to zero)格式 在一个数据位“1”之后立即返回到“0”,如图16-2b,用一个时钟脉冲表示“1”。这种数据方式可用来产生一种开关时钟信号。 ③归一(R1,return to one)格式 在一个数据位“0”之后立即返回到“1”,如图16-2c。这种数据方式与RZ格式对应。 ④返回到互补(RC,return to complement)格式 数据位“1” 返回到“0”,数据位“0” 返回到“1”,如图16-2d。这种数据方式提供了一种与数据平均值(0V)无关的数据流,如数据通道不能传输直流电平,可选择这种数据位格式。 (2)数据序列 数据序列指数据流的序列,它由序列器控制。一般数字信号发生器可产生如图16-3的三种主要的数据序列。 (3)伪随机序列 数字信号发生器能提供一个伪随机二进制序列(PRBS,Pseudo-Random Binary Sequence)。 PRBS数据流是一种确定的、周期非常长的数据位序列。对被测系统而言在其周期内是一个电平高和低的位随机串,PRBS的随机特性取决于周期的长度,即周期越长,随机特性越好。 (4)数字信号发生器的组成 数字信号发生器由主机和多个模块组成,如图16-4所示。主机包括机箱、中央处理单元、电源、信号处理单元(时钟和启动/停止信号发生器)和人机接口。 ◆思考与练习1 简述数字信号发生器的组成。 [知识链接二] 逻辑分析仪的组成和工作原理 逻辑分析仪(Logic Analyzer)是一种具有多路输入,能存储数字数据并将测量结果以多种方式显示的测试仪器。 逻辑分析仪是研究、测试数字电路的重要工具。由于它仍然以荧光屏显示的方式给出测试结果,所以也称为逻辑示波器。 逻辑分析仪主要分为两大类: 逻辑定时分析仪(Logic Timing Analyzer) 逻辑状态分析仪(Logic State Analyzer) 一、逻辑分析仪的基本组成 逻辑分析仪的基本组成如图16-5。包括如下部分: (1)触发识别; (2)数据获取; (3)数据存储; (4)数据显示。 被测信号经过多通道数据采集探头形成并行数据,送至内部比较器对输入波形进行整形。输入信号在比较器中与外部设定的门限电平进行比较,大于门限电平值的信号在相应的线上输出高电平,反之,输出低电平。 经过比较、整形后的信号送至内部采样器,在时钟脉冲控制下进行采样。被采样的信号按顺序存储在存储器中。由于相对于数据流来说存储器容量有限,采样信息以“先进先出”的原则组织在存储器中,假设存储器已存满数据,但尚未得到显示命令,存储器将自动地舍弃旧数据,装入新数据。得到显示命令,则按照先后顺序逐一读出信息,在显示器中形成X、Y、Z三个轴向的模拟信号,由CRT屏幕按设定的显示方式进行被测量的显示。 二、逻辑分析仪的工作原理 (1)数据获取 逻辑分析仪
文档评论(0)