宽带低相位噪声波段频率综合器的研究.pdfVIP

  • 23
  • 0
  • 约7.18万字
  • 约 61页
  • 2016-01-15 发布于四川
  • 举报

宽带低相位噪声波段频率综合器的研究.pdf

宽带低相位噪声波段频率综合器的研究

硕士论文 宽带但 摘 要 现代通信和雷达技术发展尤为迅速,其系统对频率源的需求也越来越严格,同时这 也是未来发展的一个必然趋势。现在研究的主要性能指标包括相位噪声、频谱纯度、跳 频时间、工作的带宽和频率稳定度等。目前低频段的频率源可以采用普通PLL技术可以 实现,但是在高频段如V波段我们不仅要求有一定的带宽,而且还要满足频率源输出较 好的相位噪声,只靠PLL锁相环技术很难去实现。如果采用普通的数字锁相方式实现, 再倍频到所需要的频段,其相位噪声恶化比较严重,导致最终输出的结果满足不了高相 噪的要求。因此,基于DRO(介质振荡器)的取样锁相技术得到了重视和应用。 取样锁相技术和数字锁相技术相比,电路较为复杂,其缺点也比较明显,输出频率 带宽较窄,而且调试也比较复杂。本文主要研究的是V波段宽频带低相噪的频率合成器, 率高等优点,并结合数字锁相PLL技术生成一个宽频带低相噪的S波段频率源,将两 者经过混频、倍频、滤波、放大处理后得到即有低相位噪声的特点,同时也满足了较大 带宽的要求的频率源。 论文开始阶段概述了锁相环的工作原理和过程,并分析了取样锁相电路中捕获电路 的工作原理

文档评论(0)

1亿VIP精品文档

相关文档