- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字下变频的抽滤波器组的ASIC设计.pdf
摘要
摘要
数字下变频是软件无线电的核心技术之一。其基本功能是从高速中频数字信
号中提取所需的窄带信号,将其下变频为基带信号,降低数据率,以供后续DSP
器件作进一步处理。
抽取滤波器组是数字下变频中的核心模块,它通过抽取、滤波将下变频后的
高速信号降速,使其能够满足后级器件处理速度的要求。时域上对信号进行抽取
会导致其频谱的扩展与混叠,因此,需要设计满足抗混叠要求的数字滤波器,且
该滤波器性能的好坏直接影响数字下变频器的性能。
分布式算法、重采样理论、反馈控制理论等分别进行了适当讨论。
本文研究了抽取滤波器组中各滤波器理论,采用折叠技术和复用技术优化HB
滤波器结构,采用分布式算法优化FIR滤波器结构,降低了电路功耗,节约了硬
件资源。
模块的RTL实现结构。
本文从ASIC设计流程入手,介绍数字下变频电路为保证芯片成功而采取的一
些特殊策略,如复位机制和存储器设计方法等,以及基于0.13um工艺库进行综合、
可测性设计、静态时序分析、布局布线时遇到的具体问题与解决方法。
为了验证根据本文提出的设计方法设计的数字下变频芯片性能,本文最后讨
行了分析。
本论文中所讨论的算法与ASIC芯片设计方法等己在论文作者参与的高速数
工作正常,性能良好,达到性能指标要求。本论文在数字下变频的ASIC设计与实
现方面的研究成果,具有通用性、可移植性,有重要的理论及经济价值。
关键字:数字下变频,数字滤波器,折叠技术,分布式算法,ASIC设计
ABSTRACT
ABSTRACT
ofthe inSoftware
one
DigitalDown-Converter(DDC)istechnologies
key
Radio.Itsbasicfunctionisto usefulnarrowbandfrom
pickup signals
medium andtransformthemtobase
frequencydigitalsignals
base—bandcanbe DSPdevices.
low—speed signals processedby
TheDecimalFilter isa moduleof
Groupkey Di西tal
and slowsdownthe ratetomeetthe of
decimatingfiltering,it signal
intimedomaincauses andalias.
followingmodules.Decimating signalfrequencyspread
the
filtersare their determines
Therefore,anti-aliasdigital required.Andperformance
effect ratetransformation.
ofsignal
This introducesbasictheoriesandarchitecturesofDDCand
文档评论(0)