计算机组成与体系结构(三)-51cto.com.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成与体系结构(三)-51cto.com

系统分析师—计算机组成与体系结构(三) 高级项目经理 任铄 QQ:1530841586 第一章 计算机组成与体系结构  1.1 计算机组成不分类  1.2 多级存储体系  1.3 输入输出接口  1.4 各种体系结构 六、Cache(高速缓冲存储器) 高速缓冲存储器是位于主存不CPU之间的一级存储器, 由静态存 储芯片(SRAM)组成,容量比较小但速度比主存高得多, 接近于 CPU的速度。但其成本更高,因此Cache的容量要比内存小得多。 Cache存储了频繁访问内存的数据。 高级项目经理 任铄 QQ:1530841586 (1) Cache原理、命中率、失效率 使用Cache改善系统性能的主要依据是程序的局部性原理。 命中率、失效率 Cache的访问命中率为h (通常1-h就是Cache的失效率),Cache的 访问周期时间是t1 ,主存储器的访问周期时间是t2 ,则整个系统 的平均访存时间就是:t3=h x t1+ (1-h )x t2 高级项目经理 任铄 QQ:1530841586 高级项目经理 任铄 QQ:1530841586 例如,某流水线计算机主存的读/写时间为100ns ,有一个指令和 数据合一的Cache ,该Cache的读/写时间为10ns ,取指令的命中率 为98% ,取数据的命中率为95%。在执行某类程序时,约有1/5指 令需要存/取一个操作数。假设指令流水线在任何时候都丌阻塞, 则设置Cache后,每条指令的平均访存时间约为多少? (2) Cache存储器的映射机制 分配给Cache的地址存放在一个相联存储器(CAM )中。CPU发生 访存请求时,会先让CAM判断所要访问的数据是否在Cache中, 如果命中就直接使用。这个判断的过程就是Cache地址映射,这 个速度应该尽可能快。 常见的映射方法有:  直接映射  全相联映射  组相联映射 高级项目经理 任铄 QQ:1530841586 1、直接映射 是一种多对一的映射关系,但一个主存块只能够复制到Cache的 一个特定位置上去。 Cache的行号 i 和主存的块号j 有函数关系: i=j%m (其中m为Cache总行数) 例如,某Cache容量为16KB (可用14位表示),每行的大小为16B (即可用4位表示),则说明其可分为1024行(可用10位表示)。 主存地址的低4位为Cache的行内地址,中间10位为Cache行号。 如果内存地址为1234

文档评论(0)

75986597 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档