自校准锁相环设研究.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
自校准锁相环设研究.pdf

摘要(abstract) 自校准锁相环设计研究 摘 要 锁相环应用场合广泛,是很多数模混合芯片中的模块。电荷泵锁相环产品设 计中有两个重要问题:1)制造工艺参数、温度和电源电压的变化,会显著改变锁 相环的特征参数,进而改变其性能;2)环路滤波器的电容面积非常大,常常抬高 制造成本,在窄带宽的场合,这个问题更加突出。 针对这两个问题,本文提出了自校准的设计方法。在电压到电流的转换电路 (V2D中,通过提供自校准的静态直流电流,降低了VCO的增益;利用校准的控 制字,调整VCO的增益,使其在不同工艺参数下的变化范围缩小。VCO增益及 其变化范围的缩小,都有效地缓解了上述的两个问题。 在一个通信产品设计的过程当中,需要一个输出为622.8MHz,带宽100KHz 的PLL。采用自校准的设计方法,使得环路滤波电容从7nF,降低到了3nF。相 应的芯片面积节省了约0.8mmzo 关键字:工艺参数、自校准、锁相环、数模混合信号、硬件描述语言 摘要(abstract) Studyonself-calibrationPLLdesign Abstract Phase-lockedloop(PLL)haswideapplicationfieldandoftenpresentsitselfasa moduleinmixed-signalICs.InthechargepumpPLLdesignthereexisttwo important日SSUes,1)thevariationsofprocessparameters,temperatureand powersupplygreatlychangethecharacteristicsandhenceperformanceofthe PLL;2)theloopfiltercapacitorsizeisverylarge,whichcauseslargecost especiallyinthenarrow-bandcase. Thethesisputsforwardtheself-calibrationdesignmethodtorelievethe problems.IntheV2Iblock,applyingaself-calibratingstaticACcurrentlowers theVCOgainandadjustingthegainaccordingtothecontrolcodemakesits variationsmall.Theloweringofgainanditsvariationbothhelptosolvethetwo problemseffectively. Inacommunicationapplicationchip,aPLLwiththeoutputclockof622.08MHz, thebandwidthlessthan100kHzandthedampingfactorlargerthan0.707is needed.Theself-calibrationmethodreducestheloopfiltercapacitorfrom7nFto 3nF,approximatelysaving0.8mm2chiparea,whichisquiteremarkable. Keywords:processparameter,self-calibration,PLL,mixed-signal,Verilog-A 第一章 引言 第一章 引 言 1研究背景和论文组织 在锁相环的设计中,设计者面临着两个非常重要的问题 (详见文中相关章节 的分析): ‘ 1 、 、 制造工艺参数、温度和电源电压的变化,会显著改变锁相环的特征参数, 进而改变其性能; 了 2 、 1 环路滤波器的电容面积非常大,常常抬高制造成本,在带宽窄的场合,这 个问题更加突出。 这两个问题,事关产品的

文档评论(0)

chengben002424 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档