- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文)_基于FPGA的实用多功能信号发生器的设计与制作
基于FPGA的实用多功能信号发生器
的设计与制作
基于FPGA的实用多功能信号发生器的设计与制作
摘 要
多功能信号发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。
本文首先介绍了函数信号发生器的研究背景和DDS的理论。然后详尽地叙述了利用Verilog HDL描述DDS模块的设计过程,以及设计过程中应注意的问题。文中详细地介绍了多种信号的发生理论、实现方法、实现过程、部分Verilog HDL代码以及利用Modelsim仿真的结果。
文中还介绍了Altera公司的DE2多媒体开发平台的部分功能及使用,并最终利用DE2平台完成了多功能信号发生器的大部分功能。包括由LCD显示和按键输入构成的人机界面和多种信号的发生。数字模拟转换器是BURR-BROWN公司生产的DAC902。
该信号发生器能输出8种不同的信号,并且能对输出信号的频率、相位以及调制信号的频率进行修改设定。
关键词:信号发生器;DDS;FPGA;DE2
Practical FPGA-based multi function signal generator design and production
Abstract
Multi function signal generator has become the most widely used in modern testing field of general instrument, and has represented one of the development direction of the source. Direct digital frequency synthesis (DDS) is a totaly digital frequency synthesis technology, which been put forward in the early 1970s. Using a look-up table method to synthetic waveform, it can satisfy any requirement of waveform produce. Due to the field programmable gates array (FPGA) with high integrity, high speed, and large storage properties, it can realize the DDS technology effectively, increase signal generator’s performance and reduce production costs.
Firstly, this article introduced the function signal generator of the research background and DDS theory. Then, it described how to design a DDS module by Verilog HDL, and introduced various signal occurs theory, method and the implementation process, Verilog HDL code and simulation results.
This paper also introduces the function of DE2 multimedia development platform, and completed most of the functions of multi-function signal generator on DE2 platform finally. Including the occurrence of multiple signal and the man-machine interface which composed by LCD display and key input. Digital-to-analog converters is DAC902, which produced by company BURR-BROWN.
This signal generator can output eig
您可能关注的文档
- 毕业设计(论文)_基于.NET的计算机人才招聘系统.doc
- 毕业设计(论文)_基于51LPC单片机的智能供水控制器的设计与实现.doc
- 毕业设计(论文)_基于51单片机倒车防撞报警系统设计.doc
- 毕业设计(论文)_基于51单片机控制的智能窗的设计.doc
- 毕业设计(论文)_基于51单片机控制的电子密码锁设计.doc
- 毕业设计(论文)_基于51单片机的9999秒倒计时器设计.doc
- 毕业设计(论文)_基于51单片机的4位数字频率计设计.doc
- 毕业设计(论文)_基于51单片机的TCPIP数据传输设计.doc
- 毕业设计(论文)_基于51单片机的十字路口交通灯控制系统设计.doc
- 毕业设计(论文)_基于51单片机的多功能智能小车毕业论文(电路 程序 论文).doc
- 毕业设计(论文)_基于FPGA的数字低通滤波器.doc
- 毕业设计(论文)_基于FPGA的嵌入式系统设计.doc
- 毕业设计(论文)_基于FPGA的数字信号发生器设计.doc
- 毕业设计(论文)_基于FPGA的数字秒表设计.doc
- 毕业设计(论文)_基于FPGA的数字频率合成器设计.doc
- 毕业设计(论文)_基于FPGA的数字温度计设计.doc
- 毕业设计(论文)_基于FPGA的数字频率计的设计.doc
- 毕业设计(论文)_基于FPGA的任意信号发生器.doc
- 毕业设计(论文)_基于FPGA的数字秒表设计__180499325.doc
- 毕业设计(论文)_基于FPGA的波形发生器、频率计和数字电压表设计.doc
文档评论(0)