《基于FPGA 的电子万年历设计》.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《基于FPGA 的电子万年历设计》.pdf

基于 FPGA的电子万年历设计 The design of electronic calendar based on FPGA (淮阴工学院) 李 慧 (HUAI YIN INSTITUTE OF TECHNOLOGY) Hui Li 摘要: 本文介绍了电子万年历的系统设计,采用 VHDL 语言编程实现。系统外围硬件电路简 单,整个系统精度高,可靠性好。最终,在 FPGA 芯片EPF10K10LC84-4 上完成下载。 关键词: FPGA;电子万年历;精度 中图分类号: TP386 文献标识码:A Abstract: This paper introduces how to design electronic calendar by programming in VHDL language . The hardware circuit of the system is simply, and the system have high precision and dependability. Finally the design is accomplished and downloaded into FPGA COMS chip named EPF10K10LC84-4. Key words : FPGA; electronic calendar; precision 0 引言 随着近年来科学技术的迅速发展和普及,我们的工作,生活观念也发生了巨大的改变, 人们对各式电子产品的要求也越来越高,使得与生活密切相关的电子万年历逐渐走向智能 化、便捷化。每到新年,人们就会买来一本新的日历,配上绘有图画的日历牌挂在墙上,既 是装饰,又能指示年、月、日、星期等信息。但使用这种纸质日历,必须记得每天按时撕一 张,否则反而会记错日期,常常有人因为忘记每天撕掉而记错日期,错过重要事情,造成损 失。与传统纸质的万年历相比,电子万年历得到了越来越广泛的应用。 本设计基于 FPGA 芯片,外围电路简单,系统集成化程度高,精度高,采用 VHDL 语言编 [1] 程,用软件的方式设计硬件,灵活性好,方便以后的产品升级 。 1 系统设计方案 按照系统设计功能的要求,系统可以分为综合计时模块,数据调整模块,键盘采集模块 以及数码管显示模块等 4 个模块,其中综合计时模块又包含 7 个子模块,每个子模块必须都 具有预置,计数和进位功能,系统框图如下: 键盘采集模块 综合计时模块 数据调整模块 数码管显示模块 图 1 系统功能模块图 2 具体模块设计 2.1 综合计时模块 综合计时模块分为计秒模块,计分模块,计时模块,计星期模块,计日模块,计月模块, 计年模块等 7 个子模块,这 7 个子模块都有预置,计数和进位功能,设计思想如下: (1) 计秒模块:以秒脉冲作为计秒电路的计数时钟信号,待计数至 60瞬间,进位,计分电路 加 1,而计秒电路则清零并重新计秒。 (2) 计分模块、计时模块:其设计思想与计秒模块类似。 (3) 计星期模块:将计时电路产生的进位脉冲信号作为计星期模块的计数时钟信号,待计数 至 6 瞬间,计星期模块返回 0 重新开始计数。 (4) 计日模块:将计时模块产生的进位脉冲信号作为计日模块的计数时钟信号,通过系统辨 认,确定本月总天数 X(包括 28、29、30、31 四种情况),待计数至 X+1 瞬间,进位,计月模块 加 1,而计日模块返回 1重新开始计数。 (5) 计月模块:将计日模块产生的进位脉冲信号作为计月模块的计数时钟信号,待计数至 12 瞬间,进位,计年模块加 1,而计月模块返回 1重新开始计数。 (6) 计年模块:将计月模块产生的进位脉冲信号作为计年模块的计数时

文档评论(0)

ddwg + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档