逻辑门电路和触发器.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
逻辑门电路和触发器

2.1 逻辑门电路和触发器 数字电路可以分为组合逻辑电路和时序逻辑电路两类:组合逻辑电路的特点是任何时刻的输出信号仅仅取决于输入信号,而与信号作用前的电路原有状态无关。在电路结构上单纯由逻辑门构成,没有反馈电路,也不含有存储元件。时序逻辑电路在任何时刻的稳定输出,不仅取决于当前的输入状态,而且还与电路的前一个输出状态有关。时序逻辑电路主要由触发器构成,而触发器的基本元件是逻辑门电路,因此,不论是简单还是复杂的数字电路系统都是由基本逻辑门电路构成的。 2.1.1 逻辑门电路 数字系统的所有逻辑关系都是由与、或、非三种基本逻辑关系的不同组合构成。能够实现逻辑关系的电路称为逻辑门电路,常用的门电路有与门、或门、非门、与非门、或非门、三态门和异或门等。逻辑电路的输入和输出信号只有高电平和低电平两种状态:用1表示高电平、用0表示低电平的情况称为正逻辑;反之,用0表示高电平、用1表示低电平的情况称为负逻辑(本书采用正逻辑)。在数字电路中,只要能明确区分高电平和低电平两种状态就可以了,高电平和低电平都允许有一定范围的误差,因此数字电路对元器件参数的精度要求比模拟电路要低一些,其抗干扰能力要比模拟电路强。 1.与门 当决定某个事件的全部条件都具备时,该事件才会发生,这种因果关系称为与逻辑关系。1)真值表是根据给定的逻辑关系,把输入逻辑变量各种可能取值的组合与对应的输出函数值排列成表格。它表示了逻辑函数与逻辑变量各种取值之间的一一对应的关系,逻辑函数的真值表具有唯一性,若两个逻辑函数具有相同的真值表,则两个逻辑函数必然相等。当逻辑函数有n个变量时,共有2n个不同的变量取值组合。用真值表表示逻辑函数的优点是直观、明了,可直接看出逻辑函数值和变量取值之间的关系。以真值表表示的两输入端与门如表2-1所示。 表2-1 两输入端与门的真值表 A B Y 0 0 0 0 1 0 1 0 0 1 1 1 (2)逻辑表达式是利用与、或、非等逻辑运算符号组合表示逻辑函数。与关系相当于逻辑乘法,可以用乘号表示,两输入端与门的逻辑表达式如式2-1所示。 或简写成 式(2-1) (3)逻辑图是用逻辑符号来表示逻辑函数。与实际器件有明显的对应关系,比较接近工程实际,根据逻辑图可以方便地选取器件制作数字电路系统。Altera公司的EDA开发软件MAX+plusⅡ提供输入端数量分别为2、3、4、6、8和12的与门,用符号AND表示。另外,MAX+plusⅡ还提供了输入端反向的与门,用符号BAND表示。两输入端与门的逻辑符号如图2-1所示。 a)AND2 b)BAND2 图2-1 两输入端与门逻辑符号 (4)波形图是逻辑变量的取值随时间变化的规律,又叫时序图。对于一个逻辑函数来说,所有输入、输出变量的波形图也可表达它们之间的逻辑关系。波形图常用于分析、检测和调试数字电路。两输入端与门的波形图如图2-2所示。 图2-2 两输入端与门波形图 从与门的逻辑关系上可以看出,如果输入端A作为控制端,则A的值将会决定输入端B的值是否能被输出到端口Y。例如A=1时,则Y=B,B被输出;但若A=0时,则不管B的状态如何,Y都等于0。 2.或门 决定某一事件的所有条件中,只要有一个条件或几个条件具备时,这一事件就会发生,这样的因果关系称为或逻辑。实现或逻辑关系的电路称为或门。或门的输入和输出按照或逻辑关系可以表示为:如有任何一个或一个以上的输入端口为1时,输出为1;当所有的输入端口都为0时,输出才为0。下面以两输入端或门为例说明: (1)真值表:以真值表表示的两输入端或门如表2-2所示。 表2-2 两输入端或门的真值表 A B Y 0 0 0 0 1 1 1 0 1 1 1 1 (2)逻辑表达式:或关系相当于逻辑加法,可以用加号表示,两输入端或门的逻辑表达式如式2-2所示。 式(2-2) (3)逻辑符号: MAX+plusⅡ提供输入端数量分别为2、3、4、6、8和12的或门,用符号OR表示。另外,MAX+plusⅡ还提供了输入端反向的或门,用符号BOR表示。两输入端或门的逻辑符号如图2-3所示。 a)OR2 b)BOR2 图2-3 两输入端或门逻辑符号 (4)波形图:两输入端或门的波形图如图2-4所示。 图2-4 两输入端或门波形图 3.非门 决定某事件的条件不具备时,该事件却发生;条件具备时,事件却不发生。这种互相否定的因果关系称为非逻辑,实现非逻辑关系的电路称为非门。非门只有一个输入端和一个输出端,输出端的值与输入端的值相反,可以用反相器电路实

文档评论(0)

haodoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档