微处理器、ADC接口与总线精品.pptVIP

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微处理器、ADC接口与总线 电子信息系统典型结构 ADC接口 1 输出编码 (a)自然二进制数编码 (b)补码:微机中用补码表示带符号数 (c) BCD编码(Binary Coded Decimal) 微处理器与ADC的并行接口 1.并行接口 (1)低速存储模式 (2) 只读模式 处理器执行读周期操作,将S/H电路设置为保持模式并同时启动ADC,在读周期中,处理器读入前一次转换结果。BUSY#则与处理器的中断连接。 2. 串行接口 ADC与微处理器间的串口通信 优点:(1)数据传输与处理器内部时序无关,不会对 处理器内部状态产生影响。 (2)连线简单 缺点: 数据传输较慢 常用串口总线: SPI(Serial Peripheral Interface)总线、 I2C (Inter IC BUS)总线、单总线(1-WIRE BUS)等。 SPI总线 SPI(Serial Peripheral Interface)总线是由MOTOROLA公司制订三线制同步外围接口标准。 它是通过串行数据线(MISO、MOSI)和串行时钟线(SCLK)来实现芯片间的数据传送。 当两个器件通信时,一个作主机,另一个为从机,主机产生串行时钟,数据可同时接收和发送,可实现全双工通信。 SPI 数据线定义 SPI定义的三线为: (1)串行时钟SCLK,总由主机产生; (2)MISO线:数据由从机发送到主机; (3)MOSI线:数据由主机发送到从机 每个从机(ADC)都需独立的片选信号 MAX1242的SPI总线操作 MAX1242的SPI总线数据传输 I2C串行总线概述 I2C总线通过上拉电阻接正电源。当总线空闲时,两根线均为高电平。连到总线上的任一器件输出的低电平,都将使总线的信号变低,即各器件的SDA及SCL都是线“与”关系。 每个接到I2C总线上的器件都有唯一的地址。主机与其它器件间的数据传送可以是由主机发送数据到其它器件,这时主机即为发送器。由总线上接收数据的器件则为接收器。 一、数据位的有效性规定 I2C总线进行数据传送时,时钟信号为高电平期间,数据线上的数据必须保持稳定,只有在时钟线上的信号为低电平期间,数据线上的高电平或低电平状态才允许变化。 二、起始和终止信号 起始和终止信号都是由主机发出的,在起始信号产生后,总线就处于被占用的状态;在终止信号产生后,总线就处于空闲状态。 三、数据传送格式 (1)字节传送与应答 (2)数据帧格式 I2C总线上传送的数据信号是广义的,既包括地址信号,又包括真正的数据信号。 典型数据传输格式 常见的带I2C总线接口的ADC芯片 PCF8591 SAA7111:视频输入处理芯片 SM总线 System Management Bus Intel公司在1995年定义的一种新型总线结构,SM总线把处理器与外部设备之间的接口定义为网络接口形式。 专用串行接口 多通道模数转换器 带有2~8路的模数转换通道的芯片AD7828 内置ADC的微控制器 有些微控制器内部带有ADC电路,如PIC67c7xx和ATmel公司的AT90S4434 内置ADC的微控制器大都采用SAR逐次逼近的AD转换模式 参考电压对ADC的影响 参考电压标志着AD转换的最大值,参考电压的误差会对AD转换产生影响。 为提高AD转换精度,有些芯片提供了内部参考电压如MAX1242 编解码 编码:AD 解码DA 中断速率 问题:微处理器收到ADC采集来的数据后,如何在中断服务程序中进行处理? 处理器可不需要对每个采样结果进行处理。选择带DMA功能的处理器可有效减少中断操作带来的开销。 微控制器的双功能管脚 在有些微控制器(如ATmel公司的8管脚芯片)I/O管脚不够用的情况下,可结合外部硬件连接,使得I/O管脚机可作输入也可作输出用;或者使得该管脚可控制两个输入信号。 * * 天津大学 黄翔东 用二进制编码表示十进制数称为BCD码 。 为便于与多处理器进行通信,ADC通常可配置多类接口 两种工作模式 (1)低速存储模式 (2)ROM模式 采样速率:300kHz 具体采用哪种接口模式,根据实际需要,由RD#(15脚)上的信号脉冲宽度决定。 当CS#有效后,RD#一直保持低电平直到转换结束。在本次AD转换期间,数据三态驱动器的三态门一直处于打开状态。但是在BUSY#(11脚)上电平变高之前,数据线上的数据是上一次转换的结果。当本次AD转换结束后,BUSY#信号变为高电平,此时数据线上的数据才是本次转换的结果。读取结果后,把RD#信号置为高电平,结束一次AD转换。 数据访问 时间≤180ns 可插入等待状态

文档评论(0)

挑战不可能 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档