softseres在大规模fpga中的应用研究.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
softseres在大规模fpga中的应用研究

摘要 摘要 在高速数字通信领域,数字集成电路应用得到广泛发展。由于FPGA既继承了 Asic的大规模,高集成度和高可靠性的优点,又克服了普通Asic设计周期长,投 资大,灵活性差的缺点,逐步成为复杂数字硬件电路设计的理想首选。而将SerDes 应用在FPGA中可以实现数据大量收发,提高数据的总体流量。与传统的SerDes 芯片相比,SoflSerDes有比较高的抗干扰能力,低功率损耗,用FPGA实现更易于 对新产品进行升级,所以在大规模FPGA设计中有着广泛的应用前景。 基于SERDES的串行通信过程中采用时钟和数据恢复技术(CDR)代替同时传 输数据和时钟,从而解决了限制数据传输速率的信号时钟偏移问题。由于传统数 据时钟恢复技术需要模拟锁相环(PLL)技术,这会降低电路的一些性能,所以本文 介绍了一种新的全数字电路设计的异步数据时钟捕获技术,该技术是基于FPGA 中兴通讯公司首次在FPGA设计开发项目中使用该技术。 在本论文中首先对SoftSerdes模块单独进行功能仿真,通过仿真验证,证明该 技术可以达到预期的功能。论文对FPGA设计中用到的软件工具也做了相应介绍。 的,每个模块都统一按照FPGA的设计流程,仿真、综合、布局布线、下载调试。 通过最后的板级测试,表明SoftSerdes技术可以准确的实现数据的串并转换,而且 性价比高于传统SERDES。 关键词:以太网 FPGA锁相环时钟数据恢复SoftSerdes抽样延迟线 Abstract The of ICachievedbroad inthe applicationdi百tal high-speed development digital to communicationsdomain.FPGAsucceededthe in scale.dense advantagelarge and fromASIC.And integrationdependability FPGAabstainedthe good disadvantage of investmentandwithinall Ion8designingcycle。great inchofalteration.FPGAwill becomethe choice inthe c打cmt perfect stepbystep complexdigital design.The SERDES toFPGAC{Lrl amassofdata and application implement receivingtransmitting andCanellhancethetotalofdata withconventional flux.Compared SERDES, has noise soRSerDes resistibility,low and to 1ligher powerconsumptioneasyupgrade future soRSerDeswillhaveawide

文档评论(0)

jiuqie957379 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档