高性能低功耗嵌式cpu中整数单元的设计研究.pdf

高性能低功耗嵌式cpu中整数单元的设计研究.pdf

  1. 1、本文档共60页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
高性能低功耗嵌式cpu中整数单元的设计研究

摘要 现在集成电路设计避入了SOC时代。SOC一般都以CPU为核心,集成外围控 制电路_葶}】存储器,完成系统中信惑处理的主要功能。CPU是信息产业的核心技术 之一,技术难度较大。集成电路设计方法的变化、半导体行业产业链的调整, 绘我国秀发皇主熟识产毅豹CPU豢来了颧的捉避。特烈是淡入式CPU,它疲鼹弱 性能和成本范围十分广泛。 C-CORE”豹磁究矮强。C-CORE CK510是一个“32像离牲裁低臻耗嵌入式CPU 华大学等合作辩0.35um 板,在此基础上,改进指令与体系结构,研制新的低功耗、衙畦能、低成本C-CORE 了指令缓存和数据缓存,两且溅水线出M-CORE的四级变成七级。这些改进使 C—CORE性能大大超过M-CORE。 整数运算黪力是嵌入式CPU中重要豹经链攒耩。客焱入式处理器中,整数 单元一般进行指令译码、指令发射和指令执行,是处理器中的一个重要部件, 它直接影镝着处理器静经麓(CPI,每条指令麓爨酶靖镑弱羯)帮功耗攒褥。整 数单元的设计研究对高性能低功耗的处瑷器设计有着重要的意义。 我的研究课题就是C-CORE中整数单元的设计研究,为了实现C-CORE的总 体目标,优化整数单元的逻辑设计,探索和实现提高处理器的CPI和降低整数 单元的功耗的按术是这次研究谍题的主要目标。 蠢T M-CORE的用户手册,深入分析它的指令集,然后勾画整数单元的结构,并掌握 每个设诗难煮,写箨设计褒范。浚谤鬟范是设计实琨静依据,它定义了模获豹 功能特性、物理结构、接1:3信息,等等。在CK510中,整数单元覆盖了CK510 滚水线熬RF、Ex秘骣B除段。它主要受黉指令译码、指令发射、读取操信数、 跳转预测检查、建立旁路、指令执行、指令退休和异常处理。 CPU靛没诗楚一璎笺杂豹系统工程,为了使这顼工稔有效篷避露,我没诗了 一些基础的辅助设计工具,例如Veri log预处理器VPerl。这些工具对提高编码 的效率鞠质量徽有帮秘。高质鬟的代码不仅可戳减小验滠的工佟量帮压力,也 为后端布局布线的工作掇供了便利。 在宪成这次课题任务的基础上,我还研究分析了一魑高缀技术,例如防止 黑客运用功耗分辑进行攻击的技术积超越数据流极限的一些数据滚技术。 关键运:CPU,滚承线,数攫滚,褪关性,功耗,撑令,译鹞,撬行,发瓣, 退休,异常,前端设计,后端设计,HDL Abstract for of IC shifts theevolutionIC design With methodology design 8 on incorporatesprogrammable design chip(s0回integration.SOC system and functionmodules.In memory general, peripheral processor,on—chip it themost ofSOC

您可能关注的文档

文档评论(0)

jiuqie957379 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档