用于高速流水线dc的高性能采样保持电路研究.pdfVIP

  • 10
  • 0
  • 约6.92万字
  • 约 63页
  • 2016-03-02 发布于贵州
  • 举报

用于高速流水线dc的高性能采样保持电路研究.pdf

用于高速流水线dc的高性能采样保持电路研究

摘要 摘要 流水线模数转换器(ADC)因在速度、功耗、面积上获得了良好的折衷而 被广泛应用。采样保持放大器(SHA)是高速高精度流水线模数转换器的重要 组成模块,它位于流水线模数转换器的最前端,其速度和分辨率决定了模数 转换器系统所能达到了最大转换速度和最高分辨率。本课题基于SMIC 1P6M3.3V 0.189m CMOS工艺,设计了一款适用于14位100MHz模数转换器 的采样保持电路。 论文主要分析和研究了流水线模数转换器采样保持电路的相关原理和关 键技术。首先介绍了采样保持电路的基本结构和理论,分析了采样保持电路 在采样相位和保持相位中的非理性效应,给出了减弱或消除这些非理性效应 的方法。论文根据模数转换器的系统指标,设计了一种带有正馈结构的采样 保持电路,包括增益提升的套筒式共源共栅运算放大器、自举开关、非重叠 时钟产生电路,并计算了采样保持电路的设计中需要的参数。 3.3V 论文基于O.189m CMOS工艺,对所设计的采样保持电路进行了仿 真验证,当输入信号频率9.86MHz,采样时钟频率100MHz时,采样保持电 1

文档评论(0)

1亿VIP精品文档

相关文档