PCI-E总线设计总结_liguisheng_2013-11-08.docVIP

  • 3
  • 0
  • 约 7页
  • 2016-03-10 发布于安徽
  • 举报
PCI-E设计总结 Name:liguisheng Date:2013-11-08 PCI-E的发展 最初PCI总线是32bit,33Mhz,这样带宽为133Mbps 接着因为在服务器领域传输要求Intel把总线位数提高到64,这样又出现了2种PCI总线,分别为64bit/33Mhz和64bit/66Mhz,当然带宽分别翻倍了,为266Mbps和533Mbps,这个比较通常的名称应该是pci-64,但这好像是intel自己做的,没有行业标准。 同时服务器领域也没闲着,几家厂商联合制定了PCI-X,这个就是真正PCI下一代的工业标准了,其实也没什么新意,就是64bit,133Mhz版本的PCI,那这样带宽就为1Gbps,后来PCI-X 2.0,3.0又分别提升频率,经历过266Mhz,533Mhz,甚至1GMhz这个带宽可以说是非常足够的了,不过这个时候PCI也面临一些问题:一方面是频率提高造成的并行信号串扰,另一方面是共享式总线造成的资源争用,总之也就是说虽然规格上去了,但实际效果可能跑不了这些指标。 民用领域显卡带宽,服务器领域对pci-X,pci-E真正显出优势PCI-E标准的最大特点就是串行总线与并行体系的PCI没有任何相似之处,它采用串行方式传输数据,而依靠高频率来获得高性能,因此PCI Express也一度被人称为“串行PCI”。由于串行传输不存在信号干扰,总线频率提升不

文档评论(0)

1亿VIP精品文档

相关文档