02_NCVerilog_djy-part1.pptVIP

  • 19
  • 0
  • 约4.39千字
  • 约 21页
  • 2016-03-11 发布于安徽
  • 举报
02_NCVerilog_djy-part1.ppt

邓军勇 djy@xiyou.edu.cn 029EDA工具实践 内容 NC简介 NC采用Native Compile Code技术来提高电路模拟的效率。整个过程分为:编译、描述和仿真; 编译过程将把源文件中的用HDL编写的单元编译成内在的描述。 描述设计将在设计的实例化、结构化信息的基础上建立设计的层次结构,建立信号的连接,计算所有对象的初始值。 仿真设计即验证设计的功能是否实现。 NC简介 图形界面方式 利用图形界面交互式的管理仿真流程。 启动命令是:nclaunch -new 批处理方式 利用NCVerilog仿真器的脚本命令,控制整个仿真流程,将感兴趣的信号存储到波形库中。仿真结束后,利用Simvision波形查看器打开波形库,查看信号值来检查设计是否正确。 Nclaunch NCLaunch——一个建立大型设计工程的用户图形接口平台,实现仿真工具的配置和启动。 多步实现(multi-step) 单步实现(single-step) 仿真流程 编译 解释 仿真 simvision是Cadence仿真器的一个统一的图形化调试环境。 波形数据的显示范围 显示方式(Mnemonic Map) condition创建 Register Window的使用 错误查找与修改 Nclaunch 源浏览器 Source Brows

文档评论(0)

1亿VIP精品文档

相关文档