FPGA多功能电子钟要点解析.doc

  1. 1、本文档共77页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
FPGA多功能电子钟要点解析.doc

基于FPGA的多功能电子钟 集美大学信息工程学院 电子科学与技术专业 2015届 闭应明 学号:2011850057 [摘要] 本设计在基于以硬件描述语言VHDL为基础的EDA设计方法上,设计中根据系统的功能要求合理划分出层次,进行分级设计和仿真验证,将较为复杂的数字系统逻辑简化为基本的模型从而降低实现的难度。通过层次化的设计方法,自顶向下设计,把不同的功能模块组合到一起,使用quartus II工具进行设计编译仿真,最终在在FPGA的DE2_70开发板上中实现具有基本的年月日、时分秒、农历显示、节气提醒、传统节假日提醒、闹铃闰年提醒等多功能的电子钟 [关键字] 硬件描述语言VHDL EDA FPGA quartus II DE2_70开发板 多功能电子钟 The multi-function electronic clock of FPGA Bi Yingming NO:2011850057,Electronic science and technology major,2015 Information Engineering College of Jimei University Abstract: This design based on VHDL( hardware description language) and EDA design method, so that we can through the function of the system in the design to divide reasonably into layers, hierarchical design and simulation, and to simplify the complex number system logic as a basic model to reduce the difficulty of implementation. Through the design method of hierarchical, top-down design, the different function modules were moved together by using the quartus II tool design compiled simulation.Finally ,the multi-function electronic clock that can show the date and time,and can warn the Solar terms,Traditional festivals,the leap year and the alarm,was realized in DE2_70 development board of FPGA Key words: VHDL hardware description language EDA FPGA the quartus II DE2_70 development board multi-function electronic clock 目录 引言 1 第一章 FPGA介绍 3 1.1 FPGA简单工作原理 3 1.2 FPGA应用 3 1.2.1 FPGA的硬件描述语言VHDL简述 3 1.2.2 FPGA的DE2_70开发板简述 3 第二章 电子时钟设计 5 2.1 电子钟的功能设计指标 5 2.2 电子钟的整体构造 5 2.2.1 分频模块 6 2.2.2 秒模块 6 2.2.3 分模块 7 2.2.4 小时模块 7 2.2.5 天模块 8 2.2.6 月份模块 9 2.2.7年模块 10 2.2.8 阳历转阴历模块 11 2.2.9 闹铃模块 13 2.2.10 译码转换模块 13 2.2.11 七段数码管和LCD显示模块 15 2.2.12、传统节假日提醒模块 16 2.2.13 24节气提醒模块 17 2.2.14 定时关机模块 17 2.2.15 l602LCD显示驱动模块 18 2.2.16、顶层模块 20 第三章 时钟验证 24 3.1 管脚绑定 24 3.2 时间参数一 24 3.3 时间参数二 26 3.4 时间参数三 26 3.5 结果分析 27 总结 29 致谢 30 参考文献 31 附录 32 引言 FPGA是现场可编程门阵列(Field-Programmable Gate Array)的缩写,它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编

文档评论(0)

挑战不可能 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档