- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
唐 山 学 院
毕 业 设 计
设计题目:
系 别: 信息工程系 班 级: (1
姓 名:
指 导 教 师:
2013年6月1 日基于FPGA的数字频率计设计与实现
摘 要
在电子设计领域,随着计算机技术、大规模集成电路技术、EDA(Electronics Design Automation)技术的发展和可编程逻辑器件的广泛应用,传统的自下而上的数字电路设计方法、工具、器件已远远落后于当今技术的发展。基于EDA技术和硬件描述语言的自上而下的设计技术正在承担起越来越多的数字系统设计任务。
本课题的数字频率计设计,采用自上向下的设计方法。本文首先综述了EDA技术的概况,接着介绍硬件描述语言VHDL,可编程器件FPGA及频率测量的一般原理;然后介绍数字频率计的系统设计,频率计各系统模块的VHDL语言实现,最后利用QUARTUS Ⅱ集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试仿真和实验结果表明,频率计具有较高的实用性和可靠性。关键字EDA FPGA 数字频率计VHDL语言
Design and Implementation of
Digital Frequency Meter Based on FPGA
Abstract
In the field of electronic design, with the development of computer technology, LSI technology, EDA (Electronics Design Automation)technology and wide application of programmable logic devices, the traditional bottom-up digital circuit design methods, tools, devices have far behind todays technology. The top-down design techniques based on EDA technology and hardware description language are taking on more and more digital system design task.
The topic digital frequency meter design uses top-down design approach. First, this paper summarizes the overview of EDA technology, then it describes the hardware description language which is called VHDL, FPGA programmable device and the general principles of frequency measurement; then it introduces the system design of digital frequency meter, and the realization of frequency meter each system module VHDL. Finally using QUARTUSⅡ integrated development environment edits, synthesizes, and simulates, and download to the CPLD devices, by using the actual circuit testing, simulation and experimental results show that this frequency meter is high availability and reliability.
Keywords: EDA; FPGA; digital frequency meter; VHDL language
目 录
1 引言 1
2 硬件描述语言(HDL) 2
2.1VHDL语言简介 2
2.2 利用VHDL语言开发的优缺点 3
3 电子设计自动化(EDA)发展概述 4
3.1 EDA的简介 4
3.2 ED
您可能关注的文档
- 关于a医药物流公司配送问题及优化大学本科生毕业(设计)论文.doc
- 关于大学大学本科生英语课堂中教师提问的研究_英语论文.doc
- 关于小学生对家庭旅游决策的研究大学本科生毕业论文(设计).doc
- 关于宜泸地区乡镇民居建筑方案的探讨大学本科生毕业(设计)论文.doc
- 光伏并网变流器关键技术研究大学本科生毕业设计.doc
- 光伏并网逆变器限功率控制策略研究大学本科生毕业设计.doc
- 光速动漫娱乐有限责任公司合肥市光速动漫娱乐城项目立项建设环境评价评估书表.doc
- 光纤零色散附近的自相位调制不稳定性研究工学大学本科生毕业(设计)论文.doc
- 光纤通信系统光放大器设计大学本科生毕业论文(设计).doc
- 光纤型梳状滤波器的研究和设计大学本科生毕业论文.doc
- 基于fpga的数字时钟大学本科生毕业(设计)论文.doc
- 基于fpga的智能交通灯的设计大学本科生毕业(设计)论文.doc
- 基于gis的道路交通立项建设环境分析本科毕业(设计)论文.doc
- 基于gis的南堡输水管线信息化建设及应用研究大学本科生毕业设计.doc
- 基于gis的物联网监测信息查询与可视化大学本科生毕业论文(设计).doc
- 基于gprs的高校机房远程监控终端设计与实现大学本科生毕业设计.doc
- 基于gprs模块的应用设计大学本科生毕业论文.doc
- 基于gsm的远程路灯控制器的设计大学本科生毕业论文(设计).doc
- 基于internet网上学生成绩查询系统大学本科生毕业(设计)论文.doc
- 基于j2ee框架的电子商务在线支付平台的设计与实现大学本科生毕业(设计)论文.doc
文档评论(0)