- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学 号:
能力拓展训练
题 目 学 院 专 业 班 级 姓 名 指导教师
2014 年 月 日
能力拓展训练任务书
摘要
在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系。数字频率计是一种基本的测量仪器,被广泛应用于电子、测控等领域。本文主要采用EDA工具作为开发手段,使用VHDL语言设计实现数字频率计系统。该数字频率计系统的总体电路构成,包括控制模块、计数模块、锁存和显示模块,然后用VHDL语言实现各个模块,最后在MAX+plusⅡ软件对所设计的数字频率计进行仿真实验。
关键词:数字频率计 EDA VHDL语言 MAX+plusⅡ软件
目录
目录 5
1 设计任务及要求分析 1
1.1 设计任务 1
1.2 设计要求分析 1
2 设计方案 1
2.1 设计思路 1
3 频率计硬件电路设计 2
3.1 硬件电路单元电路 2
3.1.1 TESTCTL控制信号发生模块 2
3.1.2 CNT10十进制计数模块 3
3.1.3 REG32B锁存器模块 3
3.1.4 SETTIME模块 4
3.1.5 DELED数码管位选模块 4
3.2 硬件总电路设计 5
4 频率计软件设计 6
5 频率计系统调试仿真 6
6 个人总结 9
参考文献 10
附录 11
TESTCTL模块程序代码 11
CNT10模块程序代码 11
REG32B模块程序代码 12
SELTIME模块程序代码 13
DELED模块程序代码 14
1 设计任务及要求分析
1.1 设计任务
设计一个能测量方波信号的频率计,测量结果用十进制数显示,测量范围是1~100KHZ,分成两个频段,即1~999HZ,1~100KHZ,用三位数码管显示测量频率,分别用某位发光二级管用LED 显示表示单位(亮绿灯表示HZ,亮红灯表示KHZ)。
1.2 设计要求分析
由设计任务书可知有以下几个要求:
使用三位数码管采用十进制显示所测频率;
测量范围为:1~100KHZ;
测量分为两个频段:1~999HZ,1~100KHZ;
使用发光二极管显示表示单位,绿灯表示测量范围为1~999HZ,亮红灯表示测量范围为1~100KHZ。
2 设计方案
2.1 设计思路
这里数字频率计主要由测量/校验选择模块、计数器模块、送存选择器模块、锁存模块和扫描显示模块几部分。如图2-1所示。
图2-1总体设计方案图
测量/校验选择模块通过一个测频信号发生器控制计数。设置 1 秒定时信号,在 1 秒定时时间内的所有被测信号送计数器输入端。
计数器对信号进行计数,在 1 秒定时结束后,将计数器结果送锁存器锁存,同时将计数器清零,为下一次采样测量做好准备。
设置量程档控制开关 K,单位显示信号 Y,当 K=0 时,为 1~999Hz 量程档,数码管显示的数值为被测信号频率值,Y 显示绿色,即单位为 Hz,当 K=1 时,为1~100KHz量程档,被测信号频率值为数码管显示的数值乘以 1000,Y 显示红色,即单位 KHz。
设置超出量程档测量范围示警信号 alert。计数器由四级十进制计数构成(带进位 C)。若被测信号频率小于1KHz(K=0),则计数器只进行三级十进制计数,最大显示值为999Hz如果被测信号频率超过此范围,示警信号驱动灯光;若被测信号为1~100KHz (K=1),计数器进行四位十进制计数,取高三位显示,最大显示值为 99.9KHz,如果被测信过此范围报警。
3 频率计硬件电路设计
3.1 硬件电路单元电路
3.1.1 TESTCTL控制信号发生模块
控制信号发生模块如图3-1所示。
图 3-1 控制信号发生模块
这个模块的主要功能是一个测频信号发生器 ,此模块中含有clk一个输入端和teten,clr_cnt和load三个输出端。频率测量的基本原理是计算每秒钟内待测信号的脉冲个数。Testctl的计数使能信号tsten能产生一个1秒脉冲宽的周期信号,并对频率计的每一计数器cnt10的使能ena进行同步控制。当tsten高电平时,允许计数;为低电平时停止计数,并保持其计数结果。在停止计数期间,首先需要一个锁存器load的上跳沿将计数器前一秒的计数值锁存进锁存器REG32B中。由clr_cnt来控制计数器的清零端。
3.1.2 CNT10十进制计数模块
十进制计数模块如图3-2所示。
图3-2 十进制计数模块
这个模块的主要功能是一个异步的十进制计数器,它记录的数值是从0~9。此模块有三个输入端和两个输出端,它的三个输入端分别为clk,clr和ena,输出端为cq[3..0]和carry_out。其中clk时钟信号,在它上升沿时开始计数,clr为复位清零信号,ena为计
您可能关注的文档
- 新祥旭北京大学国际关系考研辅导班内部讲义笔记民族国家概论教案分析.doc
- 新形式下我国药品监管现状及对策研究教案分析.doc
- 新型社区管理方案教案分析.doc
- 新兴际华管理文件教案分析.doc
- 新兴旺矿三网合一系统施工组织设计(完成)教案分析.doc
- 新修订各部门人员安全职责教案分析.doc
- 新药仿制药审批流程教案分析.doc
- 新药仿制药注册申报形式审核要求教案分析.doc
- 新一代电信营运支撑系统businessplanChinese教案分析.doc
- 新营村有机蔬菜种植基地可行性研究教案分析.doc
- 数据仓库:Redshift:Redshift与BI工具集成.docx
- 数据仓库:Redshift:数据仓库原理与设计.docx
- 数据仓库:Snowflake:数据仓库成本控制与Snowflake定价策略.docx
- 大数据基础:大数据概述:大数据处理框架MapReduce.docx
- 实时计算:GoogleDataflow服务架构解析.docx
- 分布式存储系统:HDFS与MapReduce集成教程.docx
- 实时计算:Azure Stream Analytics:数据流窗口与聚合操作.docx
- 实时计算:Kafka Streams:Kafka Streams架构与原理.docx
- 实时计算:Kafka Streams:Kafka Streams连接器开发与使用.docx
- 数据仓库:BigQuery:BigQuery数据分区与索引优化.docx
文档评论(0)