计算机组成原理考答案.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
三、简答题1? CPU中有哪几类主要寄存器。2?通道的基本功能是什么?具体有哪几种类型? 3、RISC指令系统的特点有哪些? 4、CPU中有哪几类主要寄存器?说明其功能。 简述引起流水线断流的三种原因及解决办法。 一台机器的指令系统应当包含哪几类指令?比较?通道的基本功能是什么?CPU如何实现对通道的管理?通道如何实现对设备控制器的管理? 10、简述CPU的四种基本功能。 1、?为什么DMA方式比中断方式具有更高的I/O效率? 12、磁盘存储器的技术指标有哪些? 说明中断,。四、计算题???CPU执行一段程序时,cache完成存取的次数为0次,主存完成的次数为次,已知cache存储周期为0ns,主存存储周期为20ns,求cache/主存系统的效率和平均访问时间。 R Tm/Tc 250ns/50ns 5 Cache-主存系统效率e为e 1/ r+ 1-r H *100% 1/ 5+ 1-5 *0.95 83.3% 平均访问时间为Ta为Ta Tc/e 50ns/0.833 60ns 分析题 用时空图法明流水CPU比非流水CPU具有更高的吞吐率。??? 1、下图表示存储器的分级结构,请在相应的框内填入适当的存储器名称。 计算题 已知x -0.01111,y +0.11001,求: ? ①? [x]补,[-x]补,[y]补,[-y]补; ? ②? x+y,x-y,判断加减运算是否溢出。分析题 某机指令格式结构如下所示,试分析指令格式及寻址方式特点。题??? 某机的指令格式如下所示 X为寻址特征位:X 00:直接寻址;X 01:用变址寄存器RX1寻址;X 10:用变址寄存器RX2寻址;X 11:相对寻址 设 PC 1234H, RX1 0037H, RX2 1122H(H代表十六进制数),请确定下列指令中的有效地址: ①4420H??? ②2244H??? ③1322H??? ④3521H计算题 )分析题 一种二进制RS型32位的指令结构如下: 其中OP为操作码字段,X为寻址模式字段,D为偏移量字段,其寻址模式定义为有效地址E算法及说明列表如下: 请写出6种寻址方式的名称。计算题 CPU执行一段程序时,cache完成存取的次数为2420次,主存完成的次数为80次,已知cache存储周期为40ns,主存存储周期为200ns,求cache/主存系统的效率和平均访问时间。 R Tm/Tc 200ns/40ns 5 Cache-主存系统效率e为e 1/ r+ 1-r H *100% 1/ 5+ 1-5 *0.968 88.6% 平均访问时间为Ta为Ta Tc/e 40ns/0.886 45ns 分析题 某总线在一个总线周期中并行传送32位数据,假设一个总线周期等于一个总线周期,总线时钟频率为33MHz,总线带宽是多少?如果一个总线周期中并行传送8个字节的数据,总线时钟频率升至66MHz,总线带宽是多少?计算题 设x -20,y +29,用带求补器的原码阵列乘法器求出乘积xy ?并用十进制乘法进行验证。 ? 已知Cache存储周期40ns,主存存储周期200ns,Cache/主存系统平均访问时间为50ns,求Cache的命中率是多少?计算题 ??某计算机系统的内存储器cache和主存构成,cache的存储周期为30ns,主存的存取周期为150ns。已知在一段给定的时间内,CPU共访问内存5000次,其中400次访问主存。问: ①? cache的命中率是多少? ②? CPU访问内存的平均时间是多少纳秒? ③? cache-主存系统的效率是多少?R Tm/Tc 150ns/30ns 5 Cache-主存系统效率e为e 1/ r+ 1-r H *100% 1/ 5+ 1-5 *0.92 75.7% 平均访问时间为Ta为Ta Tc/e 30ns/0.757 40ns 分析题 一种二进制RS型32位的指令结构如下: 其中OP为操作码字段,X为寻址模式字段,D为偏移量字段,其寻址模式定义为有效地址E算法及说明列表如下: 请写出6种寻址方式的名称。 计算题 已知:x +0.100111,y +0.111。采用阵列除法器方式计算 x÷y 下表列出基本寻址方式名称,请在算法一列中写出操作数的物理位置或有效地址EA的表达式。 题 CPU执行一段程序时,cache完成存取的次数为2000次,主存完成存取的次数为100次,已知cache存取周期为50ns,主存存取周期200ns,求cache/主存系统的效率和平均访问时间。 R Tm/Tc 200ns/50ns 4 Cache-主存系统效率e为e 1/ r+ 1-r H *100% 1/ 4+ 1-4 *0.95 87% 平均访问时间为Ta为Ta Tc/e 50ns/0.87 57ns 计算题 若浮点数x

文档评论(0)

jizhun4585feici + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档