- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验报告基本运算器实验冯剑飞
中国矿业大学计算机学院实验报告
课程名称 计算机组织与体系结构 实验名称 基本运算器实验
班级 计科11-3 姓名 冯剑飞 学号 仪器组号__37--38机房_____ 实验日期2013-12-14
基本运算器实验
1.1 实验目的
(1) 了解运算器的组成结构。
(2) 掌握运算器的工作原理。
1.2 实验设备
PC 机一台,TD-CMA 实验系统一套。
1.3 实验原理
本实验的原理如图1 所示。
运算器内部含有三个独立运算部件,分别为算术、逻辑和移位运算部件,要处理的数据存
于暂存器 A 和暂存器 B,三个部件同时接受来自 A 和 B 的数据(有些处理器体系结构把移位运算
器放于算术和逻辑运算部件之前,如 ARM),各部件对操作数进行何种运算由控制信号 S3…S0
和 CN 来决定,任何时候,多路选择开关只选择三部件中一个部件的结果作为 ALU 的输出。如果
是影响进位的运算,还将置进位标志 FC,在运算结果输出前,置 ALU 零标志。ALU 中所有模块
集成在一片 FPGA 中。
逻辑运算部件由逻辑门构成,较为简单,而后面又有专门的算术运算部件设计实验,在此
对这两个部件不再赘述。移位运算采用的是桶形移位器,一般采用交叉开关矩阵来实现,交叉
开关的原理如图 2 所示。图中显示的是一个 4X4 的矩阵(系统中是一个 8X8 的矩阵)。
每一个输入都通过开关与一个输出相连,把沿对角线的开关导通,就可实现移位功能,即:
(1) 对于逻辑左移或逻辑右移功能,将一条对角线的开关导通,这将所有的输入位与所使
用的输出分别相连,而没有同任何输入相连的则输出连接 0。
(2) 对于循环右移功能,右移对角线同互补的左移对角线一起激活。例如,在 4 位矩阵中
使用‘右 1’和‘左 3’对角线来实现右循环 1 位。
(3) 对于未连接的输出位,移位时使用符号扩展或是 0 填充,具体由相应的指令控制。使
用另外的逻辑进行移位总量译码和符号判别。
图1:运算器原理图
运算器部件由一片 FPGA 实现。ALU 的输入和输出通过三态门 74LS245 连到 CPU 内总线上,
另外还有指示灯标明进位标志 FC 和零标志 FZ。请注意:实验箱上凡丝印标注有马蹄形标记
‘ ’,表示这两根排针之间是连通的。图中除 T4 和 CLR,其余信号均来自于 ALU 单元的排
线座,实验箱中所有单元的 T1、T2、T3、T4 都连接至控制总线单元的 T1、T2、T3、T4,CLR 都
连接至 CON 单元的 CLR 按钮。T4 由时序单元的 TS4 提供(时序单元的介绍见附录二),其余控制
信号均由 CON 单元的二进制数据开关模拟给出。控制信号中除 T4 为脉冲信号外,其余均为电平
信号,其中 ALU_B 为低有效,其余为高有效。
图2:交叉开关桶形移位器原理图
暂存器 A 和暂存器 B 的数据能在 LED 灯上实时显示,原理如图 1-1-3 所示(以 A0 为例,其它相同)。进位标志 FC、零标志 FZ 和数据总线 D7…D0 的显示原理也是如此。
图3:A0 显示原理图
ALU 和外围电路的连接如图 1-1-4 所示,图中的小方框代表排针座。
运算器的逻辑功能表如表 1-1-1 所示,其中 S3 S2 S1 S0 CN 为控制信号,FC 为进位标志,FZ 为运算器零标志,表中功能栏内的 FC、FZ 表示当前运算会影响到该标志。
图4: ALU 和外围电路连接原理图
1.4 实验步骤
(1) 按图 1-1-5 连接实验电路,并检查无误。图中将用户需要连接的信号用圆圈标明(其它实验相同)。
图5:实验接线图
(2) 将时序与操作台单元的开关 KK2 置为‘单拍’档,开关 KK1、KK3 置为‘运行’档。
(3)
打开电源开关,如果听到有‘嘀’报警声,说明有总线竞争现象,应立即关闭电源,重新检查
接线,直到错误排除。然后按动 CON 单元的 CLR 按钮,将运算器的 A、B 和 FC、FZ 清零。
(4) 用输入开关向暂存器 A 置数。
① 拨动 CON 单元的 SD27…SD20 数据开关,形成二进制数或其它数值),数据显
示亮为‘1’,灭为‘0’。
② 置 LDA=1,LDB=0,连续按动时序单元的 ST 按钮,产生一个 T4 上沿,则将二进制数置入暂存器 A 中,暂存器 A 的值通过 ALU 单元的 A7…A0 八位 LED 灯显示。
(5) 用输入开关向暂存器 B 置数。
① 拨动 CON 单元的 SD27…SD20 数据开关,形成二进制数 10100111
文档评论(0)