- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
(7)LED数字钟双面PCB图 红线是一面(图中深色的线条),蓝线是一面(图中浅灰白色的线条),如图6-18所示。 操作3 数字钟印制电路板图的设计 任务四 数字电路的一般设计方法 图6-19所示电路有三个输入端:A、B、C,有输出端Y,那么输出与输入间的关系是什么?其功能是什么呢? 分析: 1)写出逻辑表达式。通过电路原理图可以找出前后级的关系,输出Y与输入A、B、C间的逻辑函数关系: 操作1 任务的提出 2)根据逻辑表达式,列出真值表,如表6-12所示。 操作1 任务的提出 3)综合真值表,描述功能。从真值表中可以看到,当A、B、C三个输入端中输入信号“1”的个数多于“0”的个数时,则输出端Y的值为“1”。这类似于现实生活中的多数表决过程,通常把它称为多数表决器。其实,该电路是竞争输出的典型电路,可以应用于类似的电路设计。 通过本例的分析过程,基本上可以知道逻辑电路的分析过程,如图6-20所示。 操作1 任务的提出 组合逻辑电路可以采用小规模集成电路实现,也可以采用中规模集成电路器件或存储器、可编程逻辑器件来实现。虽然采用中、大规模集成电路设计时,其设计方法有所不同,但采用传统的设计方法仍是数字电路设计的基础。 1)逻辑抽象。将文字描述的逻辑命题转换成真值表叫逻辑抽象。首先要分析逻辑命题,确定输入、输出变量;然后用二值逻辑的0、1两种状态分别对输入、输出变量进行逻辑赋值,即确定0、1 的具体含义;最后根据输出与输入之间的逻辑关系列出真值表。 操作2 组合逻辑电路的设计方法 2)选择器件类型。根据命题的要求和器件的功能及其资源情况决定采用哪种器件。例如,当选用MSI(MediumScale Integration)组合逻辑器件设计电路时,对于多输出函数来说,通常选用译码器实现电路较方便,而对单输出函数来说,则选用数据选择器实现电路较方便。 3)根据真值表和选用逻辑器件的类型,写出相应的逻辑函数表达式。当采用SSI(SmallScale Integration)集成门设计时,为了获得最简单的设计结果,应将逻辑函数表达式化简,并变换为与门电路相对应的最简式。 操作2 组合逻辑电路的设计方法 4)根据逻辑函数表达式及选用的逻辑器件画出逻辑电路图。 工程上一般要求设计要做到最佳,通常需要用多个指标去衡量,“最小化”电路不一定是“最佳化”电路,必须从经济指标和速度、功耗等多个指标综合考虑,才能设计出最佳电路。主要考虑的问题有以下几个方面: 1)所用的逻辑器件数目最少,器件的种类最少,且器件之间的连线最简单。这样的电路称“最小化”电路。 2)满足速度要求,应使级数尽量少,以减少门电路的延迟。 3)功耗小,工作稳定可靠。 操作2 组合逻辑电路的设计方法 时序逻辑电路的设计(又称时序电路综合)是时序逻辑电路分析的逆过程。时序电路设计是根据给定时序电路逻辑功能要求,选择适当逻辑器件,设计出符合逻辑要求的时序电路。这里讲述的时序电路的设计方法仅为同步时序电路设计的一般方法。 1)根据给定的逻辑功能要求确定输入变量(集合)X,输出变量(集合)Z以及该逻辑电路应包含的状态,并以字母S0,S1,…,表示这些状态。 2)分别以这些状态为原始状态,分析在每一种可能的输入条件下应转入的状态(即次状态)及相应的输出,即可获得原始状态表或原始状态图。 3)以上得到的原始状态表(或图)并不一定是最简单的状态表(或图),它可能包含多余状态,即存在可以合并的状态,因此需要进行状态化简或称之为状态合并,从而得到最简状态表(或图)。 操作3 时序逻辑电路设计的一般步骤 4)得到的简化状态表中每一个状态都必须分配一个唯一的二进制代码,即进行状态编码。编码的方案不同,设计得到的电路结构也不相同。确定状态编码方案后,用相应的二进制码替代这些状态,得编码形式的状态表或状态图。 5)根据简化状态表中包含的状态个数M确定触发器个数n,2n-1<M≤2n并选定触发器类型。 6)根据编码后的状态表及触发器的特征方程,写出各触发器的激励方程和输出方程。 7)根据激励方程、输出方程和触发器类型画出时序逻辑电路图。必要的话还需检查电路自启动能力。 操作3 时序逻辑电路设计的一般步骤 项目评估 1.习题和思考题 1)在图6-16总原理图中,设有两个开关。在总装完成后,试加入这两个开关,分别按动它们,会有什么发现? 2)如果将CD4518的7脚悬空,会出现什么现象? 3)将CD4511的5脚悬空,该位数字处于什么样的状态?该状态是否影响走时精度? 4)试将CD40
您可能关注的文档
最近下载
- 交往与合作-第一单元-第一课-增进自身礼仪修养.pptx
- 外研版高中《英语》(新标准)必修二Unit5 单元整体教学设计附作业设计.doc VIP
- 黑龙江省汤原县2025年上半年公开招聘辅警试题含答案分析.docx VIP
- 储能系统介绍PPT.pptx VIP
- 标准图集-给水排水标准图集 室外给水排水管道工程及附属设施-7排水管道出水口.pdf VIP
- 储油罐计量资料讲解.ppt
- 基于BIM+GIS的EPC工程总承包管理平台及其应用.pptx VIP
- 飞机座舱环境控制系统.pptx VIP
- 基于BIM GIS的EPC工程总承包管理平台.pdf VIP
- GB/T 13814-2025镍及镍合金焊条.pdf
文档评论(0)