EDA技术5_并发代码例子教案解析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
if ei=0 and selfunction=01 and rp15 then dataout=data(rp); --读出数据; rp=rp+1; if wp=rp then ei=1;end if; if fi=1 then fi=0;end if; end if; if ei=0 and selfunction=01 and rp=15 then dataout=data(rp); rp=0; if wp=rp then ei=1;end if; if fi=1 then fi=0;end if; end if; end if;end process;end b; 深圳大学信息工程学院 Thank you! 2、2 位数值比较器: 输入:两个2位二进制数 A=A1 A0 、B=B1 B0;输出有三个。 能否用1位数值比较器设计两位数值比较器? 比较两个2 位二进制数的大小的电路 当高位(A1、B1)不相等时,无需比较低位(A0、B0),高位比较的结果就是两个数的比较结果。 当高位相等时,两数的比较结果由低位比较的结果决定。 用一位数值比较器设计多位数值比较器的原则 设计思路:先比较高位A1、B1;再比较低位A0、B0。 真值表 0 0 1 0 1 0 1 0 0 A0 B0 A0 B0 A0 = B0 A1 = B1 A1 = B1 A1 = B1 0 1 0 × A1 B1 0 0 1 × A1 B1 FA=B FAB FAB A0 B0 A1 B1 输 出 输 入 FAB = (A1B1) + ( A1=B1)(A0B0) FA=B=(A1=B1)(A0=B0) FAB = (A1B1) + ( A1=B1)(A0B0) 两位数值比较器逻辑图 FAB = (A1B1) + ( A1=B1)(A0B0) FA=B=(A1=B1)(A0=B0) FAB = (A1B1) + ( A1=B1)(A0B0) * Library ieee; Use ieee.std_logic_1164.all; Use ieee.std_logic_arith.all; Entity comparator is Generic(n: integer:=7); Port (a,b: in signed (n downto 0); x1,x2,x3:out std_logic); End comparator; Architecture signed of comparator is Begin x1 = ‘1’ when ab else ‘0’; x2 = ‘1’ when a=b else ‘0’; x3 = ‘1’ when ab else ‘0’; End signed; 比较器 比较器的另外一种实现方法 * 多路器选择器 功能:根据地址信号在多路输入中选择一路输出。 输入 地址 输出 * 其真值表如下表所示 ncs addr1 addr0 mout 1 X X 0 0 0 0 D10 0 0 1 D11 0 1 0 D12 0 1 1 D13 数据选择器 ncs addr0 addr1 总线按其信号线性质不同一般可分为: 读写控制线 数据传输握手线 总线仲裁线 中断控制线 DMA控制线 控制总线CB: 地址总线AB: 数据总线DB: 用于把数据送入或送出MPU,为双向总线。 用于指定数据送往或来自何处,为MPU发出的单向总线。 总线和总线操作 深圳大学信息工程学院 library ieee; use ieee.std_logic_1164.all; ----------------------------------------- entity tri_state is port( link_bus: IN std_logic; input: IN std_logic_vector(7 downto 0); output: OUT std_logic_vector(7 downto 0) ); end tri_state; ----------------------------------------- architecture tri_state of tri_state is begin output= input when li

文档评论(0)

我是兰花草 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档