- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(2) 独立的 DMA 请求 DMA 接口1 DMA 接口2 DMA 接口3 CPU 主存 DMA响应1 DMA请求1 DMA响应2 DMA请求2 DMA响应3 DMA请求3 I/O总线 数据线 地址线 5.6 3. DMA 方式与程序中断方式的比较 (1) 数据传送 (2) 响应时间 (3) 处理异常情况 (4) 中断请求 (5) 优先级 中断方式 DMA 方式 程序 硬件 指令执行结束 存取周期结束 能 不能 低 高 传送数据 后处理 5.6 5.6.4 DMA 接口的类型 1. 选择型 在 物理上 连接 多个 设备 在 逻辑上 只允许连接 一个 设备 设备地址寄存器 控制状态寄存器 数据缓冲寄存器 主存地址寄存器 时序电路 字计数器 DMA接口 CPU 主存 设备 1 设备 2 设备 n 选 择 线 . . . 系统总线 5.6 2. 多路型 在 物理上 连接 多个 设备 在 逻辑上 允许连接 多个 设备同时工作 5.6 设备 设备 设备 DMA 接口 CPU 主存 … 链式 设备 设备 设备 DMA 接口 CPU 主存 … 独立请求式 3. 多路型 DMA 接口的工作原理 T4 T6 T7 T2 为磁盘 服务 T5 T8 T3 为磁带 服务 为打印 机服务 T1 5μs 5.6 DMA 请求 打印机 t DMA 请求 DMA 请求 DMA 请求 45μs 磁带 t DMA 请求 DMA 请求 DMA 请求 DMA 请求 30μs 磁盘 t 2. 程序流程 设置内存缓冲区首址 设置计数器 启动外设 传送一个数据 修改内存地址 修改计数值 结束I/O传送 准备好? 传送完? 未完 是 完 否 5.4 ② 设备选择电路 DBR Q Q 数据线 准备就绪 启动命令 地址线 SEL 输入数据 启动设备 设备工作 结束 ① ③ ④ ⑤ ⑥ D B 5.4.2程序查询方式的接口电路 ① ② ③ ⑤ ⑥ 1 0 1 0 ④ 5.4 以输入为例 送设备码字段 5.5 程序中断方式 5.5.1中断的概念 计算机在执行程序的过程中,当出现异常情况或特殊请求时,计算机停止现行程序的运行,转向对这些异常情况或特殊请求的处理,处理结束后再返回到现行程序的间断处继续执行,这就是“中断”。把实现中断功能所需的软硬件技术统称为中断技术,为此,计算机系统中必须配有相应的中断系统或中断机构。 中断服务程序 中断服务程序 入口1 入口2 1 2 … K K+1 Q Q+1 … … 中断服务程序 1 中断服务程序 2 5.5 5.5.2 I/O 中断的产生 以打印机为例 发中断请求 空闲 接收 数据 接收 数据 准备 发中断请求 打印 打印 打印机 执行主程序 继续执行主程序 继续执行主程序 响应中断 中断返回 响应中断 中断返回 启动 打印机 传送 数据 传送 数据 CPU CPU 与打印机并行工作 5.5 5.5.3 程序中断方式的接口电路 1. 配置中断请求触发器和中断屏蔽触发器 D Q 1 INTR 中断请求触发器 INTR = 1 有请求 向CPU提出中断请求;此时完成触发器D必为1,即设备本身必须准备就绪。 MASK 中断屏蔽触发器 MASK = 1 被屏蔽 该设备被屏蔽,即封锁其中断请求。 来自 CPU 的 中断查询信号 受设备本身控制 INTR D MASK Q D 完成触发器 5.5 中断请求 两者在I/O接口电路中是成对出现的,每台设备都必须配置。 2. 排队器 5.5 当多个中断源同时向CPU提出请求时,经排队器的排队,只有优先级高的中断源排上队,这样就能实现CPU按中断源优先级的高低响应中断请求。 排队 在 CPU 内、在接口电路中(链式排队器) 硬件 软件 详见第八章 INTP1′ INTP2′ INTP3′ INTP4′ INTR1 INTR2 INTR3 INTR4 1 1 1 1 INTR1 INTRi = 1 有请求 即 INTRi = 0 下图是设在各个接口电路中的排队电路——链式排队器。 其中首尾相接的虚线部分组成的门电路是排队器的核心,由一个非门和一个与非门构成。设备 1#、2#、3#、4# 优先级按 降序排列。中断源优先级最高的是1号中断源。当多个中断源提出中断请求时,排队器输出端INTPi,只有一个为高电平,表示该中断源排上队。 5.5 1 INTP1 1 INTP2 1 INTP
原创力文档


文档评论(0)