- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理课程提纲
计算机基础知识
1布尔代数
1.1 逻辑门电路
常用逻辑门电路的符号☆
1.2 布尔代数基本运算规律
逻辑恒等式☆
逻辑运算律☆
摩根定理
真值表的概念与用途☆
2 二进制加法及其电路
2.1 半加器☆
半加器的含义
半加器的输入、输出
半加器的逻辑表达式
半加器的真值表
半加器的电路图、符号
2.2 全加器☆
全加器的含义
全加器的输入、输出(与半加器的比较)
全加器的逻辑表达式
全加器的真值表
全加器的电路图、符号
3 二进制减法及其电路
3.1 有符号数的二进制表示☆
机器数与真值的概念
原码的概念及特点
反码的概念及特点
补码的概念及特点
N位原码、反码与补码的表示范围比较
补码与反码的转换
真值与补码的转换
利用补码实现二进制减法(会计算)
3.2 可控反相器与加/减法电路
可控反相器的原理
加减法电路的实现☆
4 小数的二进制表示(见PPT)
4.1 定点数
定点数的概念
定点数的特点☆
4.2浮点数
浮点数的概念
浮点数的特点☆
5 字符的二进制表示(见PPT)
5.1 Unicode编码
ASCII码与扩展ASCII码
GB2312字符集与汉字编码的发展历程
Unicode编码的概念
Unicode编码的特点
微型计算机基本组成电路
1 算术逻辑单元 ☆
ALU的符号
ALU的原理
ALU的地位和作用
2 寄存器
2.1缓冲寄存器
缓冲寄存器的原理
装入门的原理 ☆
可控缓冲寄存器的符号
2.2移位寄存器
移位寄存器的原理
可控移位寄存器的符号
2.3计数器
行波计数器的原理
可控计数器的原理
可控计数器的符号
环形计数器的原理
2.4累加器
程序计数器的符号 ☆
3 三态输出电路
三态门的符号 ☆
三态门的特点 ☆
4 总线结构
计算机总线的分类 ☆
总线的特点与功能 ☆
L门与E门在总线中的作用 ☆
总线的符号
5 存储器
5.1存储器的分类 ☆
ROM与RAM的特点
PROM的含义
EPROM的含义
EEPROM的含义
5.2只读存储器的原理 ☆
ROM的组成部分:地址译码器、存储矩阵
存储矩阵中表示0和1的电路原理
ROM的符号
MAR的作用及其与ROM的关系
取数周期的信号流程
地址线条数与存储空间的关系
多片ROM组合成更大存储器的计算、画图及地址译码器的设计
5.3 随机存储器的原理
RAM的材料
静态RAM与动态RAM的特点
RAM的符号 ☆
MAR、MDR与RAM的联系 ☆
将数据装入到RAM中去的过程 ☆
微型计算机基本工作原理
1 微型计算机结构的简化形式
1.1 简化结构 ☆
微型计算机的简化结构
各部分的名称及其功能
1.2 指令设计与编程 ☆
5条指令的功能
源程序翻译成二进制代码的过程
1.3 控制器设计 ☆
环形计数器的作用
取指令的过程
执行指令的过程
控制部件的组成部分及各部分的功能
指令译码器的原理
指令译码器的输入、输出
控制矩阵的原理
控制矩阵的输入、输出
2 微型计算机功能的扩展
程序计数器的扩展及其在实现子程序与程序跳转中的作用
微程序控制器的特点(见PPT)☆
3 现代技术在微型计算机中的应用
3.1流水线技术 ☆
流水线概念
流水线的功能
3.2高速缓冲存储器(Cache) ☆
高速缓冲与CPU及内存的位置关系
高速缓存的特点与功能
3.3虚拟存储器 ☆
虚拟存储器的概念
虚拟存储器的特点与功能
16位微处理器
1 16位微处理器概述
微处理器的组成部分
微处理器的发展简史
2 8086/8088CPU原理
2.1 8086/8088CPU的组成部分 ☆
EU的含义与构成
各标志位的含义
BIU的含义与构成
2.2 存储器组织 ☆
存储器分段的目的
存储器分段的方法
逻辑地址的概念
物理地址的概念
逻辑地址到物理地址的转换方法
2.3 8086/8088CPU的总线周期 ☆
最基本的总线周期的构成
空闲周期的概念
Tw状态的概念与功能
3 8086/8088CPU的引脚信号和工作模式
3.1 引脚信号 ☆
引脚复用的概念、原因及复用类型
4.3.1节介绍的各引脚名称、功能及数据流向(共12组)
4.3.2节介绍的各引脚名称、功能及数据流向(共8个)
3.2 工作模式
最小模式的含义与特点 ☆
最大模式的含义与特点 ☆
最大模式下三类总线的构成
4 8086/8088CPU的主要操作功能
4.1 系统复位与启动
系统复位与启动的过程
系统复位后各寄存器的状态 ☆
4.2 总线读写操作 ☆
最小模式下的总线读操作(各状态的信号变化)
最小模式下的总线写操作(各状态的信号变化)
4.3 中断操作 ☆
中断的概念
中断源、中断请求、中断响应的概念
硬件中断与软件中断的概念
软件中断的特点(三不)
可屏蔽中断与非屏蔽中断的概念
文档评论(0)