FPGA/CPLD结构与应用重点详解.ppt

2.3.2 可编程连线阵列(PIA) PIA把器件中任一信号源连接到其目的地,所有MAX3000A的专用输入、I/O引脚和宏单元输出均馈送到PIA,PIA可把这些信号送到器件内的各个地方,完成特定任务。 图示了PIA的信号是如何布线到LAB的。 《可编程逻辑器件及EDA技术》 2.3 CPLD结构与工作原理  编程单元 2.3.3 I/O控制块 输入/输出控制单元是内部信号到I/O引脚的接口部分,可控制I/O引脚单独地配置为输入、输出或双向工作方式。 图示,所有I/O引脚都有一个三态缓冲器。当三态缓冲器的控制端接到地时,其输出为高阻态,此时I/O引脚可作专用输入引脚, 当接高电平时,输出使能有效。 《可编程逻辑器件及EDA技术》 2.3 CPLD结构与工作原理  数据选择器选择一路作为控制使能信号。 MAX3000A系列器件的I/O控制块 2.4 FPGA结构与工作原理 2.4.1 FPGA分类 从逻辑功能块结构上分类,可分为: 大部分FPGA采用基于SRAM(静态随机存储器)的查找表逻辑 形成结构。 查找表—Look Up Table(LUT),是可编程最小逻辑单元。 二 查找表单元结构 一个N输入的LUT可以实现N个输入变量的任何逻辑功能。 《可编程逻辑器件及EDA技术

文档评论(0)

1亿VIP精品文档

相关文档