- 1、本文档共22页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第13 常用组合逻辑器件及应用.ppt
* 13.4 常用组合逻辑器件及应用 常用组合逻辑电路种类很多,主要有编码器、译码器、数据选择器、数据分配器、数码比较器等。 用文字、符号或数码表示特定对象的过程称为编码。在数字电路中用二进制代码表示有关的信号称为二进制编码。实现编码操作的电路就是编码器。按照被编码信号的不同特点和要求,有二进制编码器、二一十进制编码器、优先编码器之分。 13.4.1 编码器 优先编码 编码器功能: 输入m位代码 输出n位二进制代 m≤2n 优先编码器允许几个输入端同时加上信号,电路只对其中优先级别最高的信号进行编码。 逻辑功能:任何一个输入端接低电平时,三个输出端有一组对应的二进制代码输出 (一)二进制编码器 将输入信号编成二进制代码的电路 如图:三位二进制编码器( 8线—3线编码器)。 任何时刻只允许一个输入端有信号输入 8线—3线优先编码器CT74LS148 编码输出 编码输入 使能输入 使能输出 扩展输出 ~ :输入,低电平有效。优先级别依次为 ~ ~ :编码输出端 :使能输入端; =0时,编码, =1时,禁止编码。 :使能输出端,编码状态下( =0),若无输入信号, =0 :扩展输出端,编码状态下( =0),若有输入信号, =0 管脚定义: (二)编码器的应用 (3)第一片工作时,编码器输出:0000-0111 第二片工作时,编码器输出:1000-1111 解:(1)编码器输入16线,用两片8-3线编码器,高位为第一片,低位为第二片 高位 低位 (2)实现优先编码:高位选通输出与低位控制端连接 例14:用8-3线优先编码器CT74LS148扩展成16线-4线编码器。 13.4.2 译码器 (一)二进制译码器 二进制译码器输入输出:m=2n 译码输入 译码输出 a1 a0 y0 y1 y2 y3 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1 2位二进制译码器 如:2—4译码器 3—8译码器 4—16译码器 译码输入 译码输出 a1 a0 y0 y1 y2 y3 0 0 0 1 1 1 0 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 0 2位二进制译码器 译码输入:n位二进制代码 译码输出m位: 一位为1,其余为0 或一位为0,其余为1 2—4译码器逻辑电路及符号 译码输入,二进制编码0-7依次对应8个输出 3—8译码器74LS138 八个输出端,低电平有效。 译码状态下,相应输出端为0 禁止译码状态下,输出均为1 ~ S1、 使能输入, 与逻辑。 EN = 1( EN=0 ,禁止译码,输出均为1 ) ,译码 A0 ~A2 使能端的两个作用: (1)消除译码器输出尖峰干扰 EN端的正电平的出现在A0-A2稳定之后 EN端正电平的撤除在A0-A2再次改变之前 (2)逻辑功能扩展 例:用3—8译码器构成4—16译码器 避免A0-A2在变化过程中引起输出端产生瞬时负脉冲 例:用3—8译码器 构成4—16译码器 X0-X3:译码输入 E:译码控制 E=0,译码 E=1,禁止译码 X3-X0:0000-0111, 第一片工作 X3-X0:1000-1111 第二片工作 000-111 译码输入 0 0 1 0 0 0 000-111 译码输入 1 0 1 0 0 1 例12:试用 CT74LS138和与非门构成一位全加器。 解:全加器的最小项表达式应为 (三)译码器的应用 Si = Ci+1 = 由3—8译码器构成一位全加器 (三)数字显示译码器 (1)七段数码管 (2)七段显示译码器 共阴极 共阳极 :高电平亮 :低电平亮 每一段由一个发光二极管组成 输入:二—十进制代码 输出:译码结果,可驱动相应的七段数码管显示出正确的数字 (二)十进制译码器 又称:二—十进制译码器 或:4—10译码器 (3)LED数码管 LED数码管分共阳、共阴两种。如果是共阴使用时、公共阴极接地,7个阳极a—g内相应的BCD七段译码器来驱动(控制)。共阳使用时、公共阳极接电源,其它和共阴使用类似。下图,a是共阴数码管原理,b图是数码管引脚图,c是数码管译码
您可能关注的文档
最近下载
- 《复合材料的特性与应用》课件.ppt
- 妊娠晚期促子宫颈成熟与引产指南(2024)解读.pptx
- 保险异议处理拒绝处理ppt保险异议处理.ppt VIP
- 2025年内蒙古自治区中考数学试题卷(含答案解析).docx
- 湖南省永州市祁阳市2022-2023学年三年级下学期期末语文试题(pdf版无答案).docx VIP
- 设计和开发过程控制培训.pptx VIP
- 2019中国国内旅游发展年度报告_25页_4mb.pdf VIP
- 人教版三年级上册数学全册教学设计(配2025年秋新版教材).docx
- 安全风险分级管控和隐患排查治理双重预防机制培训课件.pptx VIP
- 各专业文件准备目录--内分泌科药物临床试验机构GCP SOP.doc VIP
文档评论(0)