基于DSPBUILDER的DDS信号发生器设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DSP BUILDER的DDS实现 2014.10.28 什么是DDS? 直接数字频率合成技术(Direct Digital Frequency Synthesis,简称DDS技术)是一种从相位概念出发直接合成所需波形的一种新的全数字频率合成技术,主要由相位累加器、正弦波形表、D/A转换器、低通滤波器组成。它具有频率转换速度快、相位噪声低、相位连续变化、频率分辨率极高、体积小、重量轻等优点。 DDS基本原理框架图 有关计算 输出频率: DSP BUILDER设计流程 设计步骤 1,在Matlab/Simulink中进行设计输入。在Matlab中的Simulink环境中建立一个mdl模型文件,调用DSP Builder和Simulink库中的图形模块,连接构成系统级的设计框图。此步骤为建模。 2,在Simulink中进行图形化仿真,并且分析该设计模型的正确性,经过修改完善,最后完成正确的模型仿真。 3,通过SignalCompiler的模型文件来将mdl文件转化成通用的硬件描述语言VHDL语言。因为转化后的VHDL语言是基于RTL级的,所以这就是综合的VHDL描述。 一、DDS建模 输出频率为4500000HZ,幅度为89的正弦波 二、转换 根据实际情况进行相关的硬件设置,然后进行Hardware Compilation(硬件编译) 操作流程: 1.Convert MDL to VHDL:转换MDL文件为VHDL文件。 2.Synthesis:综合。 3. Quartus II:Quartus编译适配,生成编程文件。 三、QUARTUS II下的编译与下载 * 基本原理: 根据奈奎斯特采样定理,从连续信号的相位出发将一个信号取样、量化、编码,将采样值数字化后存入存储器作为查找表,然后通过查找表将数据读出,经过D/A转化器转化成模拟量,将存入的波形重新合成输出。 K为频率控制字,fc为参考时钟频率,n为相位转化器的字长。在实际应用过程中,通过改变读取ROM的地址数目来改变输出频率 。 . Signal Compiler窗口 *

文档评论(0)

糖糖 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档