单片机课程设计_音乐彩灯控制器设计要点.docVIP

单片机课程设计_音乐彩灯控制器设计要点.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《音乐彩灯控制器设计》 课程设计说明书 专业班级:电子信息科学与技术四班 姓名(学号):郑文远(080212164) 张忙忙(080212151) 王鸿飞(080212139) 指导教师: 纪娟娟 设计时间: 2014/6/6 物理与电气工程学院 2014年6月6日 目 录 一摘 要…………………………………………………… 二设计思路与总体方框图………………………………… 2.1设计任务极其要求…………………………………………… 2.2 总体框图…………………………………………………… 2.3 设计思路…………………………………………………… 三系统硬件设计………………………………………………… 3.14AT89C52外形及引脚排列图……………………………… 3.2AT89C52单片机管脚说明…………………………………… 3.3仿真图……………………………………………………… 四系统软件设计………………………………………………… 4.1设计说明…………………………………………………… 4.2单片机演奏乐曲的原理…………………………………… 4.3工作流程图………………………………………………… 4.4程序代码…………………………………………………… 五系统的安装与调试…………………………………………… 六参考文献………………………………………………… 一 摘要 二 设计思路与 2.1设计任务及其要求内置3首歌曲,播放音乐的同时数码显示歌曲编号 2.3设计思路 本设计是以AT89C52单片机为基础的音乐彩灯控制方案,来实现对LED彩灯的控制。以AT89C2单片机作为主控核心,通过汇编语言来控制单片机按下“开始”按键,然后让按下第一首歌曲按键使8个LED灯从上到下开始循环点亮的同时音乐一起响起,并且数码管显示“一”;然后,再判断第二个按键使八个LED灯两个两个亮的同时第二首音乐一起唱着,并且数码管显示“二”;接着再判断第三个按键使八个LED数码管四个一起亮然后依次往下循环亮,与此同时第三首音乐响起,数码管显示“三”;最后判断“结束”按键,八个LED灯全灭,数码管不显示,音乐停止。其中AT89C52单片机作为主控芯片,通过4个按键进行数据的输入,编程控制单片机进行音乐播放和彩灯闪烁,并通过小喇叭输出声音,通过LED彩灯和12864液晶屏输出显示。通过软件来控制音乐频率以及发光二级管该亮哪组,亮几盏。在控制彩灯的同时再。去控制扬声,这样能较好的达到音乐与彩灯的同步控制。 三 系统硬件设计 3.1AT89C52外形及引脚排列如图所示:??? ????????????????????????? 3.1AT89C52单片机管脚说明?? RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。?? P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0?口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。?? ??P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。?? ??P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。?? P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。?? ??ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此

文档评论(0)

美洲行 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档