六进制加法器(约束相为000110)教程分析.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
目录 1 课程设计的目的与作用 1 2 设计任务 1 3 设计原理 2 3.1三位二进制加法计数器 2 3.2用74LS153制作组合电路 2 3.3用集成芯片设计一个10或12进制可控计数器 2 4实验步骤 3 4.1三位二进制加法计数器 3 4.2用74LS153制作组合电路 8 4.3用集成芯片设计一个10或12进制可控计数器 9 5仿真结果分析 9 6设计总结 10 7参考文献 10 课程设计的目的与作用 (1)了解同步计数器及序列信号发生器工作原理; (2)掌握计数器电路的分析,设计方法及应用; (3)掌握序列信号发生器的分析,设计方法及应用 2 设计任务 2.1加法计数器 (1)设计一个循环型3位2进制加法计数器,其中无效状态为(000,110),组合电路选用与门和与非门等。 (2)根据自己的设计接线。 (3)检查无误后,测试其功能。 2.2组合电路 (1)设计一个组合电路,选用一片74LS153芯片设计电路。 (2)根据自己的设计接线。 (3)检查无误后,测试其功能。 2.3 10或12进制的可控计数器 (1)设计一个10或12进制的可控计数器,选用两片74L163芯片设计电路。 (2)根据自己的设计接线。 (3)检查无误后,测试其功能。 3 设计原理 3.1加法计数器 1.计数器是用来统计输入脉冲个数电路,是组成数字电路和计算机电路的基本时序逻辑部件。计数器按长度可分为:二进制,十进制和任意进制计数器。计数器不仅有加法计数器,也有减法计数器。如果一个计数器既能完成累加技术功能,也能完成递减功能,则称其为可逆计数器。在同步计数器中,个触发器共用同一个时钟信号。 2.时序电路的分析过程:根据给定的时序电路,写出各触发器的驱动方程,输出方程,根据驱动方程带入触发器特征方程,得到每个触发器的次态方程;再根据给定初态,一次迭代得到特征转换表,分析特征转换表画出状态图。 3.CP是输入计数脉冲,所谓计数,就是记CP脉冲个数,每来一个CP脉冲,计数器就加一个1,随着输入计数脉冲个数的增加,计数器中的数值也增大,当计数器记满时再来CP脉冲,计数器归零的同时给高位进位,即要给高位进位信号。 3.2组合电路 1.74LS153是双4选一芯片,有8个输入端:1C0 1C1 1C2 1C3 2C0 2C1 2C3 2C4和2个输出端Y1 Y2. 2个使能输入端口分是STB,STA,只有当STB=STC=0,数据选择器才能正常工作,否则处于禁止状态。 3.3用集成芯片设计一个10或12进制的可控计数器 选取两片74LS163芯片设计10或12进制可控计数器。74LS163具有以下功能: A 异步清零功能 当时,计数器清零。在时,其他输入信号都不起作用,由时钟触发器的逻辑特性知道,其异步输入端信号是优先的,正是通过复位计数器也即使异步清零的。 B 同步并行置数功能 当、时,在CP上升沿操作下,并行输入数据进入计数器,使 。 C 二进制同步加法计数功能 当时,若,则计数器对CP信号按照8421编码进行加法计数。 D 保持功能 当时,若,则计数器将保持原来状态不变。对于进位信号有两种情况,如果,那么;若是,则。 4实验步骤 4.1加法计数器 根据要求有其状态图如下图所示。 001 010 011 100 101 111 图1 状态图 2.选择触发器,求时钟方程、输出方程、状态方程 A 选择触发器 由于触发器功能齐全、使用灵活,在这里选用3个CP下降沿触发的边沿JK触发器。 B 求时钟方程 采用同步方案,故取 CP0=CP1=CP2=CP (1.1) CP是整个要设计的时序电路的输入时钟脉冲。 C 求输出方程 确定约束项 由所给题目有无效状态为000,110其对应的最小项为和是约束项。

文档评论(0)

美洲行 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档