数字电路与逻辑设计复习资料.doc

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路与逻辑设计复习资料

1. 十进制数(247)10=( ? )2=( ? )8=( ? )16=( ? )8421BCD。 2. n位计数器所能构成的最大计数模值是 ? 。 3. 555定时器构成的单稳态触发器定时电路参数为R=100,C=0.1?F ,它的输出脉冲宽度15条地址线和8条数据线,这个存储器的存储容量是 ? 。 5.逻辑函数的与非-与非式是 ? ,标准与或式(最小项表达式)是 ? 。 6.消除组合逻辑电路的冒险现象的方法有 ? (写出一种即可)。 7. 组合逻辑电路的逻辑特点 17.试画出如图1(a)所示边沿D触发器构成的电路在(b)作用下输出端和的工作波形,设初始状态均为0。 18.试分析如图2所示电路,写出电路输出Y1和Y2的逻辑函数表达式,列出真值表,说明它的逻辑功能。 19.试分析如图3所示用两片集成同步4位二进制计数器CT74161构成的计数器电路,分别列出Ⅰ、Ⅱ两片的状态转移表和计数模值,说明该计数器的分频比。CT74161功能表见卷末附录。 20.试用集成同步十进制加法计数器CT74160,设计一个六进制计数器,列出状态转移表,并画出逻辑图。要求采用异步清除法。CT74160功能表见卷末附录。 附录: CT74161(CT74160) 功能表 输 入 输 出 CTP CTT CP D0 D 1 D 2 D 3 CO 0 × × × × × × × × 0 0 0 0 0 1 0 × × ↑ d0 d1 d2 d3 .d0 d1 d2 d3 1 1 1 1 ↑ × × × × 计 数 1 1 0 × × × × × × 保 持 1 1 × 0 × × × × × 保 持 0 图1 图2 图3

文档评论(0)

kaiss + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档