基于FPGA的洗衣机控制器的设计教案.doc

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
湖南文理学院 课程设计报告 课程名称: 自动化专业课程设计 专业班级: 自动化 2班 学生姓名: 石 扬 指导教师: 彭 琛 完成时间: 报告成绩: 基 于 F P G A 的 洗 衣 机 控 制 器 的 设 计 摘 要 基于FPGA的洗衣机控制器设计,主要通过使用VerilogHDL语言,在Quartus2上完成电路设计以及程序开发模拟。实现以洗衣机控制器为核心,加上必要的外围电路,能够对洗衣机工作状态自由控制。全部程序由控制器模块,分频模块,按键去抖模块,显示译码模块组成,顶层模块使用原理图实现,底层由Verilog HDL语句实现。核心控制器FPGA根据控制端口的信号输入,向洗衣机发出正传,反转,待机信号,并通过数码管和LED灯显示当前的工作状态以及工作时间。该洗衣机控制电路可以方便快捷的实现对洗衣机的控制和状态的显示功能,同时具有紧急暂停待机功能,保证控制的可靠性,以及洗涤循环次数报警功能,提高任务精度。 目录 一、系统设计 1 1、设计要求 1 2、总体设计方案 1 1.设计思路 1 2.系统组成 1 二、单元硬件电路设计 2 1、按键模块 2 2、显示模块 2 3、中心控制模块 2 三、软 件 设 计 3 1、控制模块程序设计 3 2、显示译码程序设计 4 3、按键去抖程序设计 4 4、分频模块程序设计 5 四、系统仿真测试 5 1、控制模块仿真 5 2、显示译码模块仿真 7 3、分频模块仿真 8 4、按键去抖模块仿真 8 五、心得体会 9 六、参考文献 10 七、附录 11 附录一:电路使用说明 11 附录二:电路原理图 11 附录三:程序代码 12 1.控制器模块程序 12 2.显示译码模块程序 15 3.按键去抖模块程序 16 4.分频模块程序 17 一、系统设计 1、设计要求 1.洗衣机的状态为待机5s→正转60s→待机5s→反转60s→,并用3个LED灯和7段显示器分别表示其工作状态和显示相应工作状态下的时间。 2.可自行设定洗衣机的循环次数,这里设置最大的循环次数为15次。 3.具有紧急情况的处理功能。当发生紧急情况时,立即转入待机状态,紧急情况解除后,继续执行后续步骤; 4.洗衣机设定循环次数递减到零时立即报警,以表示洗衣机设定的循环次数已经结束。 2、总体设计方案 1、设计思路 题目要求设计一个洗衣机控制电路,实现对洗衣机工作状态的控制。 1. 中心控制模块基本实现要求功能,包括计时、LED输出、电机正反转信号输出、洗涤循环置数设置。 2. 分频模块实现从高频向低频转换,供中心控制模块使用 3.按键去抖模块,实现对按键的去抖功能。 4. 数码显示电路,将10进制时间通过数码管显示出来。 2、系统组成 洗衣机控制电路主要由中心控制模块、按键模块,显示模块,时钟分频模块,四部分组成组成。 系统结构框图用来表示当前状态所剩余时间表示洗衣完成蜂鸣器发出声音。Cyclone2 系列FPGA采用全铜层、低K值、1.2伏SRAM工艺设计,裸片尺寸被尽可能最小的优化。采用300毫米晶圆,以TSMC成功的90nm工艺技术为基础,Cyclone II 器件提供了4,608到68,416个逻辑单元(LE),并具有一整套最佳的功能,包括嵌入式18比特x18比特乘法器、专用外部存储器接口电路、4kbit嵌入式存储器块、锁相环(PLL)和高速差分I/O能力。状态转换图 2、显示译码程序设计 数码管显示译码模块主要功能是把定时器送来的值译码并通过数码管显示出来。fpga的Verilog HDL硬件语言是并行的这有别于软件的描述语言

文档评论(0)

w5544434 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档