- 1、本文档共26页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第1章 可编程逻辑器件概述 1.1 数字逻辑电路设计与ASIC技术 1.2 PLD概述 1.3 PLD逻辑表示法 1.4 PLD的设计与开发 可编程逻辑器件(Programmable Logic Device,PLD)是一种由用户根据自己要求来构造逻辑功能的数字集成电路,具有并行处理能力及在系统编程的灵活性,是实现ASIC(Application Specific Integrated Circuit,专用集成电路)逻辑的一种非常重要、而又十分方便有效的手段,已成为数字系统设计的主流平台之一。 1.1 数字逻辑电路设计与ASIC技术 利用EDA (Electronic Design Automation,电子设计自动化)技术进行电子系统的设计,具有以下几个特点:① 用软件的方式设计硬件;② 用软件方式设计的系统到硬件系统的转换是由有关的开发软件自动完成的;③ 设计过程中可用有关软件进行各种仿真;④ 系统可现场编程,在线升级;⑤ 整个系统可集成在一个芯片上,体积小、功耗低、可靠性高。因此,EDA技术是现代电子设计的发展趋势。 1.2 PLD概述 1.3 PLD逻辑表示法 1.4 PLD的设计与开发 CPLD/FPGA应用设计 可编程逻辑器件概述 EDA开发软件使用(工具软件) VHDL硬件描述语言(设计描述) 课堂教学:24学时 实验:8学时 课程设计 数字逻辑电路设计方法 1、硬件逻辑设计(由逻辑门、触发器等中小规模集成器件设计数字电路,即硬件方法设计硬件,是数字电路逻辑设计的基础,设计方法在数字电路逻辑设计课程中讲述); 2、软件逻辑设计(软件组装的LSI和VLSI,如微处理器、单片机等,系统功能由软件设计实现,是一种软件的设计方法); 3、专用集成电路设计(ASIC)(根据用户需要设计的集成电路,用户需要通过软件描述并配置到相应集成电路中,用软件方法设计硬件)。 ASIC及其设计方法 ASIC是指专门为某一应用领域或为专门用户需要而设计制造的LSI(大规模集成电路)或VLSI(超大规模集成电路),将某些专用电路或电子系统设计在一个芯片上,构成单片集成系统。 按照设计方法的不同,ASIC可分为全定制和半定制两类。 全定制是一种基于晶体管级的设计方法,设计周期长,成本高,适用于对性能要求很高(如高速处理芯片)或批量很大的芯片(如存储器、通用芯片)的设计生产。 半定制是一种约束性设计方法,可以简化设计、缩短设计周期和提高芯片的产量。主要有门阵列、标准单元和可编程逻辑器件(PLD)三种。 门阵列(Gate Array):是一种预先制造好的硅阵列(母片),内部包括几种基本逻辑门、触发器等,芯片中留有一定的连线区。用户根据所需要的功能设计电路,确定连线方式,然后再交生产厂家布线。 标准单元(Standard Cell):是以预先配置好、经过测试的标准单元库为基础。 可编程逻辑器件(Programmable Logic Device,PLD):是ASIC的一个重要分支。PLD是厂家作为一种通用型器件生产的半定制电路,用户利用EDA工具对器件编程以实现所需要的逻辑功能。PLD是用户可配置的器件,当系统需要升级时,不需要修改硬件电路板,只需在软件上进行程序更新,将配置代码重新下载到可编程逻辑器件内部即可。 PLD的发展: 可编程逻辑器件经历了从PROM, PLA, PAL, GAL, EPLD(Erasable PLD,可擦除可编程逻辑器件)到CPLD(Complex PLD,复杂可编程逻辑器件)和FPGA(Field Programmable Gate Array,现场可编程门阵列)的发展历程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大改进和提高。 20世纪70年代,由全译码的与阵列和可编程的或阵列组成的PROM,以及由可编程的与阵列和可编程的或阵列组成的可编程逻辑阵列PLA(Programmable Logic Array)是可编程逻辑器件的起源。 20世纪70年代末,AMD公司开始推出可编程阵列逻辑PAL(Programmable Array Logic)器件,它由可编程的与阵列和固定的或阵列组成。 20世纪80年代初,Lattice公司发明电可擦写的通用阵列逻辑GAL(Generic Array Logic)器件,它的与或阵列有类PLA和类GAL两种,其输出结构包含一种可编程的输出逻辑宏单元OLMC(Output Logic Macro Cell)。 20世纪80年代中期,Xilinx公司提出现场可编程概念,同时生产
文档评论(0)