多功能数字计时器设计要点分析.docxVIP

  • 6
  • 0
  • 约5.04千字
  • 约 17页
  • 2016-11-22 发布于湖北
  • 举报
电工电子综合实验(Ⅱ) 实验报告 多功能数字计时器设计 姓名: I、设计要求 实验目的? 1.掌握常见集成电路的工作原理和使用方法。 2.培养学生分析问题解决问题的能力。? 3.?提高学生设计单元电路的,调试电路的实验技能 实验内容及要求 1. 应用CD4511BCD码译码器﹑LED双字共阴显示器﹑300Ω限流电阻设计﹑安装调试四位BCD译码显示电路实现译码显示功能。 2. 应用NE555时基电路、3KΩ、1KΩ电阻、0·047UF电容和CD4040计数分频器设计,安装,调试秒脉冲发生器电路(输出四种矩形波频率 f1=1HZ f2=2HZ f3≈500Hz f4≈1000Hz)。 3. 应用CD4518BCD码计数器、门电路,设计、安装、实现00′00″---59′59″时钟加法计数器电路。 4. 应用门电路,触发器电路设计,安装,调试校分电路且实现校分时停秒功能(校分时F2=2Hz)。设计安装任意时刻清零???路。 5. 应用门电路设计、安装、调试报时电路59′53″,59′55″,59′57″低声报时(频率f3≈500Hz),59′59″高声报时(频率f4≈1000Hz)。整点报时电路。 H=59′53″·f3+59′55″· f3+59′57″·f3+59′59″·f4 6.联接试验内容1.—5.各项功能电路,实现电子计时器整点计时﹑报时、校分、清零电路功能。 三、 实验要求 设计正确、布局合理、排线整齐、功能齐全。 四、实验器材: 集成电路: NE555 一片 (多谐振荡) CD4040 一片 (分频) CD4518 两片 (8421BCD码十进制计数器) CD4511 四片 (译码) 74LS00 三片 (与非) 74LS20 一片 (4输入与非) 74LS21 两片 (4输入与门) 74LS74 一片 (D触发) 电阻: 1KΩ 一个 3KΩ 一个 300Ω 二十八个 电容: 0.047uf 一只 4、共阴极双字屏两块 五、器件引脚图及功能表 1.CD4511 图 CD4511引脚图 2、共阴双字显示器 3、NE555 NE555功能表如下:  QUOTE (引脚4 )Vi1(引脚6)Vi2(引脚2)VO(引脚3)0××01 VccVcc01 VccVcc11 VccVcc不变 4、CD4040 5、CD4518 CD4518逻辑功能如表所示。 输入输出CRCPENQ3Q2Q1Q0清零1××0000计数0↑1BCD码加法计数保持0×0保持计数00↓BCD码加法计数保持01×保持6、74LS00 74LS00是一种十分常见的集成电路,其中集成了4个与非门。其引脚图如图所示: 功能表 ABY=非(AB)0010111011107、74LS20 74LS20同样是一种与非门集成电路,与74LS00不同的是它的每个与非门有4个输入端。其引脚图如图所示: 8、74LS21 74LS21是一种4输入与门集成电路,其引脚图如图所示: 功能表 ABY=AB000010100111 9、74LS74 74LS74集成电路是一种D触发器。其引脚图如图所示,功能如下表所示: 74LS74引脚图 输入输出CPD清零×01×01置“1”×10×10送“0”↑1101送“1”↑1110保持011×保持不允许×00×不确定 六、电路设计过程 电路原理简介 数字计时器由计时电路、译码显示电路、脉冲发生电路、校分电路、清零电路和报时电路这几部分组成。其原理框图如下: Ⅱ、电路设计过程 脉冲发生电路: 脉冲发生电路是为计时器提供计数脉冲的,因为设计的是计时器,所以需要产生1Hz的脉冲信号。这里采用NE555集成电路和分频器CD4040构成。555定时器不仅体积小,而且用它来构成多谐振荡器,波形稳定,上升沿和下降沿小,振幅大,占空比可调,因此越来越广泛地被用作振荡器。而后通过CD4040产生几种频率供后面使用。 当将NE555连结成图所示的自激多谐振荡电路时,输出端为周期矩形波。 图 周期矩形波发生电路 震荡周期T=0.695()C,其中,,,所以,f=

文档评论(0)

1亿VIP精品文档

相关文档