- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1.2数据采集系统的基本功能 1.2数据采集系统的基本功能 1.3 数据采集系统的结构形式 微机数据采集系统组成 微机数据采集系统的特点 1.3.2 集散型数据采集系统 1.3.2 集散型数据采集系统 集散型数据采集系统主要特点 1.4 数据采集系统的软件 1.5 数据处理的类型与任务 1.5.2 数据处理的任务 课程内 容 3.1 概述 设定在SAR中的数字量经D/A转换器转换成反馈电压Uf ; SAR 顺次逐位加码控制 Uf 的变化; Uf 与等待转换的模拟量Ui 进行比较,大则弃,小则留,逐次逼近; 最终留在SAR 的数据寄存器中的数码作为数字量输出。 工作原理: 转换开始,第一个时钟脉冲到来时,SAR的状态置经D/A转换器转转换成反馈电压 反馈到比较器与Ui比较。 ∵Ui Uf,予以保留此位的“1” 。 第二个时钟脉冲到来时,SAR 置,经过D/A转换器产生反馈电压 ∵ Ui Uf ,故保留此位“1”。 第三个时钟脉冲到来时,SAR 状态置经D/A 转换器产生反馈电压 ∵ Ui Uf , SAR 此位应置“ 0 ”。SAR 状态改第四个时钟脉冲到来时,SAR 状态又......。 t U 1 2 3 4 5 6 7 8 1.024 10.24 Ui 5.12 7.68 8.96 8.32 8.0 8.16 8.24 8.28 8.30V 时钟脉冲 脉冲 1 SAR置为2311000000 411000000 5678逐次逼近式A/D转换的过程可用表6.2说明之。 逐次逼近比较过程 次数 SAR中的数码 D/A产生的Uf(V) 去/留码判断 本次操作后SAR的数码 1 5.12 Uf Ui,留127.68 Uf Ui,留138.96 Uf Ui,置048.32 Uf Ui,置058.0 Uf Ui,留168.16 Uf Ui,留17 8.24 Uf Ui,留188.28 Uf Ui,留1由表6.2可见: 经过8 次比较之后,SAR 的数据寄存器中所建立的数为转换结果。 数码对应的反馈电压Uf = 8.28 V,它与输入的模拟电压Ui= 8.3 V相差0.02V,不过两者的差值已小于1LSB所对应的量化电压0.04V 。 逐次逼近式A/D转换器的转换结果通过数字量输出锁存器并行输出。 表6.2 8位逐次逼近A/D转换过程 Notes: ⑴ 现代逐次逼近式ADC都带有S/H电路,对直流和交流信号都可处理。 ⑵ 它的精度主要取决于其内部DAC的精度。 主要适用于中等转换速度(1MSPS)和中分辩率(12位或16位)应用场合。 目前16位逐次逼近式ADC采样速率可达1MSPS。 ⑶ 实际应用中应注意: ① 这种ADC对输入信号上叠加的噪声电压十分敏感,实用中,通常 需对输入的模拟信号先滤波,然后才能输入ADC。 ② 这种ADC在转换过程中,只能根据本次比较的结果,对该位数据 进行修正,而对以前的各位数据不能变更。为避免输入信号在转 换过程中不断变化,造成错误的逼近,这种ADC必须配合S/H器 使用。 ㈡ 并行式(或称闪烁式) ADC --是一种转换速率最快的ADC,它采用大量的比较器和电阻器。一个N位的并行ADC需要2N个电阻器和2N-1个比较器。 并行式ADC要实现快速转换,每个比较器必须在相当高的功率下工作。如果要提高其分辩率,除了增加比较器和电阻器的数量外,基准电阻链上的每个电阻都要很低,以对快速比较器提供足够大的偏置电流,从而要求基准电压源必须提供相当大的电流(10mA)。 因此,并行式ADC存在的问题是:分辩率有限、功耗大和芯片尺寸大(成本高)。 ㈢ 分级式ADC 虽然制造高分辩率的并行式ADC是不现实的,但将两个或多个较低分辩率的并行式ADC组合起来,构成一个高分辩率、高转换速率的ADC,却是可能做到的。这就是当前很流行的分级式ADC,又称流水线或多级式AD
您可能关注的文档
最近下载
- GXG 451-2016 信息通信建设工程费用定额 信息通信建设工程概预算编制规程.pdf VIP
- 气管插管配合操作流程.docx VIP
- 血管内超声(IVUS)光学相干断层扫描成像(OCT)培训学习讲解PPT课件.pptx VIP
- Unity 2D游戏开发实战-坦克大战.pptx VIP
- 2025中国中医科学院中医药健康产业研究所 (江西中医药健康产业研究院) 招聘事业编制人员18人考试备考试题及答案解析.docx VIP
- 2025年森林防火道路建设项目可行性研究报告.docx
- 计算机组成原理(第六版,立体化教材)(白中英,戴志涛)课后习题答案.docx VIP
- 血细胞形态学课件.pptx VIP
- 古诗词对句.doc VIP
- 《时频分析技术》课件.ppt VIP
文档评论(0)