- 6
- 0
- 约2.55千字
- 约 6页
- 2016-06-01 发布于江苏
- 举报
数字电子钟逻辑电路设计
简述
数字电子钟是一种用数字显示秒、分、时、日的计时装置,与传统的机械钟相比,它具有走时准确,显示直观、无机械传动装置等优点,因而得到了广泛的应用。小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。
数字电子钟的电路组成方框图如图1.1所示。
图1.1 数字电子钟框图
由图1.1可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校时电路;六十进制秒、分计数器,二十四进制(或十二进制)计时计数器;秒、分、时的译码显示部分等。
二、设计任务和要求
用中、小规模集成电路设计一台能显示日、时、分、秒的数字电子钟,要求如下:
由晶振电路产生1Hz标准秒信号。
秒、分为00~59六十进制计数器。
3. 时为00~23二十四进制计数器。
4. 周显示从1~日为七进制计数器。
5. 可手动校时:能分别进行秒、分、时、日的校时。只要将开关置于手动位置,可分别对秒、分、时、日进行手动脉冲输入调整或连续脉冲输入的校正。
6. 整点报时。整点报时电路要求在每个整点前呜叫五次低音(500Hz)(1000Hz)1. 通用实验底板
2. 直流稳压电源
3. 集成电路:CD4060、74LS74、74LS161、74LS2484. 晶振:32768 Hz
5. 电容:100μF/16V、22pF、3~22pF之间
6. 电阻:200Ω
原创力文档

文档评论(0)