DVRRDK框架技术分析.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
首?页 阅览室 馆友 我的图书馆 帐号 DM8168 DVRRDK软件框架研究 收藏人:ckxp223400 2015-09-04?|?阅:1??转:2?? ?|???来源 ??|??分享? ?? Netra(DM8168)RDK这套软件平台就是针对这种多核平台设计的一套多通道视频应用方案,主要用于DVR、NVR、IPNC ? ? ? ? 这个软件框架结构允许用户创建不同的多路数据流来实现视频的采集、视频处理( 以下为相关缩写解释: ***************************************************************************************************** HDVPSS:High Definition Video Processing Subsystem HDVICP:High Definition Video and Image CoProcessor Ducati:Dual Core M3 Processors controlling HDVPSS and HDVICP hardware engines Video M3:ARM Cortex M3 Core(inside Ducati subSystem)controlling HDVICP codecs VPSS M3:ARM Cortex M3 Core(inside Ducati subSystem)controlling HDVPSS,also called DSS M3 DEI:Deinterlacer McFW:Multi Channel Framework IPC:Inter Processor Communication ****************************************************************************************************** 1、Rdk平台软件框架图 ? ? ?在Rdk平台软件中做了很好的分层,如下图所示: 注意:上图中核间通过Syslink/IPC通信,任意2个核之间都可以直接通信,是一个星型网络,上图画的连接关系描述的是对等层次的概念。 上图中相关层的功能及相关描述如下表所示: 层 处理器 描述 相关TI Linux HOST?A8 Linux?OS,?includes,?filesystems, SATA,?Ethernet,?USB?and?other IO?drivers Linux?PSP BIOS6 VPSS?M3 Video?M3 DSP BIOS?RTOS?used?as?OS?on Video-M3,?VPSS-M3,?DSP. Provides?features?like?threads, semaphores,?interrupts. Queues?and?message?passing between?links?is?implemented using?BIOS?semaphores. BIOS XDC?(used?for?BIOS?and other?configuration) Syslink?/?IPC HOST?A8 VPSS?M3 Video?M3 DSP Software?APIs?used?for communicating?between processors.?Provides?features like?processor?loading?and booting,?multiprocessor?heaps, multiprocessor?linked?list (ListMP),?message?queues,?notify etc Syslink IPC HDVPSS Drivers VPSS?M3 HDVPSS?drivers?like?capture, display,?deinterlacer,?scaling based?on?FVID2?interface?to control?and?configure?the HDVPSS?HW HDVPSS Video Encode/Decode Video?M3 Video?encode?/?decode?APIs based?on?XDM?/?XDIAS?interface. Uses?framework?components?for?resource?allocation XDIAS Framework?components IVAHD?HDVICP2?API H264?decoder H264?encoder Links Links?HOST?A8 VPSS?M3 V

文档评论(0)

w5544434 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档