PWM实验报告.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PWM实验报告

实验三:PWM信号发生器的设计 姓名:黄志刚 班级:电科1201 学号:12401720531 1.实验目的   (1) 熟悉Quartus Ⅱ软件的基本使用方法。   (2) 熟悉EDA实验开发系统的基本使用方法。   (3) 学习VHDL程序中数据对象、数据类型、顺序语句和并行语句的综合使用。 2.实验内容   设计并调试好一个脉宽数控调制信号发生器,此信号发生器是由两个完全相同的可自加载加法计数器LCNT8组成的,它的输出信号的高/低电平脉宽可分别由两组8位预置数进行控制。   用EDA实验开发系统(事先应选定拟采用的实验芯片的型号)进行硬件验证。 3.实验要求   (1) 画出系统的原理框图,说明系统中各主要组成部分的功能。   (2) 编写各个VHDL源程序。   (3) 根据系统的功能,选好测试用例,画出测试输入信号波形或编好测试程序。   (4) 根据选用的EDA实验开发装置编好用于硬件验证的管脚锁定表格或文件。 (5) 记录系统仿真、逻辑综合及硬件验证结果。 (6) 记录实验过程中出现的问题及解决办法。 1.系统设计思路   PWM即脉冲宽度调制,就是利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术。PWM从处理器到被控系统信号都是数字式的,无需进行数/模转换。让信号保持为数字形式可将噪声影响降到最小,因此广泛应用在测量、通信和功率控制与变换的许多领域中。  图6.13 是一种PWM(脉冲宽度调制)信号发生器的逻辑图,此信号发生器是由两个完全相同的可自加载加法计数器LCNT8组成的,它的输出信号的高、低电平脉宽可分别由两组8位预置数进行控制 图6.13 脉宽数控调制信号发生器逻辑图   如果将初始值可预置的加法计数器的溢出信号作为本计数器的初始预置加载信号LD,则可构成计数初始值自加载方式的加法计数器,从而构成数控分频器。图6.13中,D触发器的一个重要功能就是均匀输出信号的占空比,提高驱动能力,这对驱动,诸如扬声器或电动机十分重要。 2.VHDL源程序 1) ?8位可自加载加法计数器的源程序LCNT8.VHD --LCNT8.VHD LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY LCNT8 IS PORT(CLK,LD:IN STD_LOGIC; D:IN INTEGER RANGE 0 TO 255; CAO:OUT STD_LOGIC); END ENTITY LCNT8; ARCHITECTURE ART OF LCNT8 IS SIGNAL COUNT:INTEGER RANGE 0 TO 255; BEGIN PROCESS(CLK)IS BEGIN IF LD=1THEN COUNT=D; ELSE COUNT=COUNT+1; IF CLKEVENT AND CLK=1THEN END IF; END IF; END PROCESS; PROCESS(COUNT) IS BEGIN IF CLKEVENT AND CLK=1THEN IF COUNT=255 THEN CAO=1; ELSE CAO=0; END IF; END IF; END PROCESS; END ARCHITECTURE ART; 2) ?PWM信号发生器的源程序 PWM.VHD LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY PWM IS PORT(CLK: IN STD_LOGIC; A,B: IN STD_LOGIC_VECTOR(7 DOWNTO 0); PWM: OUT STD_LOGIC); END ENTITY PWM; ARCHITECTURE ART OF PWM IS COMPONENT LCNT8 IS PORT(CLK,LD: IN STD_LOGIC; D: IN STD_LOGIC_VECTOR(7 DOWNTO 0); CAO: OUT STD_LOGIC); END COMPONENT LCNT8; SIGNAL CAO1, CAO2: STD_LOGIC; SIGNAL LD1,LD2: STD_LOGIC; SIGNAL SPWM: STD_LOGIC; BEGIN U1

文档评论(0)

cuotian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档