锁相环中YTO自校准技术的应用.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
锁相环中YTO自校准技术的应用

锁相环中YTO自校准技术的应用 锁相环()是一个能够跟踪输入信号相位的闭环自动控制系统,它由(PD)、环路滤波器(LF)、压控振荡器(VCO)及反馈电路等四个基本部件组成。如图1所示。 鉴相器是一个相位比较器,用来监测输入信号相位θ1(t)与反馈信号相位θ2(t)之间的相位差,输出的误差信号Ud(t)再经过低通滤波器后,得 到误差电压Uc(t),去调节被控振荡器,直至θ2(t)同步跟踪θ1(t)的变化,即锁定状态。这种相位负反馈控制系统在采用间接频率合成方式的频率合 成器中得到广泛应用。 以YTO作为主振的现代微波信号发生器,基本都采用了复杂的锁相环实现整机频率合成。根据锁相环特性,如果主振输出信号频率与理论输出频率相差太大,超出了环路的捕获带宽,则不能通过捕获而进入同步跟踪状态,系统将会失锁。因此,在整个输出频段中对主振电路实施校准,使其达到一定的预置准确度而保证环路迅速进入锁定状态,是十分必要的。 2 TO锁相环路 由于YIG调谐振荡器(YTO)在频率覆盖、调谐线性、频谱纯度以及体积、重量和可靠性等方面的优势,现代的微波合成信号源几乎都采用了YTO作为 核心微波振荡器。YTO是以YIG(钇铁柘榴石)小球为谐振子、微波晶体管为有源器件的固态微波信号源,其输出频率与内部调谐磁场有较好的线性关系。内部 调谐磁场由主线圈和副线圈两部分生成,前者感抗大、调谐慢但调谐灵敏度高、调谐范围宽、高频干扰抑制好;后者感抗小但调谐速度快,并因为调谐灵敏度低而具 有良好的干扰抑制特性。二者结合使用特别有利于既需要大范围调谐又需要快速修正的宽带微波信号发生器。以YTO为核心振荡器的微波信号源锁相原理框图如图 2所示。 在这个锁相环中,主振预置调谐信号激励低频电流发生器驱动YTO主线圈,把输出频率调谐到预置频率。再通过取样的方式将微波信号下变频到参考频率的 附近,并反馈至鉴相器电路,与高精准参考信号进行鉴相。根据YTO的驱动特点,低通滤波器后级的误差电压经过高、低频分离后,分别叠加到高、低频电流发生 器的激励信号中,实现对输出电流的成比例调制,从而实现对YTO输出频率的调谐,最终实现频率锁定。 此环路中,捕获带宽一般设置在50MHz以内,但由于YIG振荡器本身存在的非线性误差和磁滞误差,当主振预置调谐电压线性变化时,振荡器的输出频 率常常会偏离理想频率约20~40MHz,另外温度的变化也会带来一定的频率漂移,以0-40℃变化为例,通常会有±30MHz的漂移误差,因此,要使信 号在整个温度范围内都能实现准确快速的捕获锁定,必须对振荡器的预置实施补偿。 3 YTO自校准方案的设计与实现 根据以上分析,误差电压Uc(t)与鉴相误 差成正比,也就是说,预置频率偏离理论频率越大,在该频率点上的Uc(t)均值越大。其中,Uc(t)包含了瞬时随机扰动分量Uc2(t)及低频误差电压 分量Uc1(t),后者起到调谐YTO的主要作用,因此,如果对YTO在全频段内设置步进扫描,并在每个频率点对低频误差电压进行实时取样,将得到的误差 数据进行存储,当整机需要锁相输出信号时,取出对应点的数据,再经过比例变换后,叠加到主振预置电路,将可以实现对预置频率的修正,从而达到提高预置准确 度的目的。原理框图如图3所示。 该方案中,首先要完成高精度实时准确地对误差信号进行采样,具体的实现电路如图4所示。 该电路中,YO-LOW-FM是低频误差电压,范围为±5V之内,为了将输入电压调整到A/D的要求范围内,需加由R70、R71、N27-A组成 的直流偏压电路。在此,采用8位A/D转换器,对误差电压的采样分辨率可以达到40mV以内,按照低频误差电压调谐灵敏度为10MHz/V计算,理论上对 于YTO预置误差的采样分辨率可以达到0.4MHz以内,相对于YTO的捕获带宽而言,完全满足采样精度要求。 通过软件参与设置,很容易得到全频段内的预 置误差数据。对于2-20GHz的微波振荡器,如果每隔5MHz设置补偿一个点,那么存储器至少需要3600个地址空间,在此选择8k×8静态存储器芯 片,存储空间满足要求。在时钟的同步控制下,地址生成器产生对应地址,该系列数据被存入RAM中,电路如图5所示。 其中,控制信号的产生及存储器地址的生成可以通过简单的CPLD设计完成,不再赘述。当整机需要频率补偿时,在软件及同步时钟的控制下,对应频率点数据被取出,经过比例变换,即可得到叠加于主振预置电路的△Data数值。 △Data=k×Data 那么,最终主振预置数据为: DATA= Data中心频率+△Data,其中,Data中心频率为本次补偿前该频率点对应的预置数据。 在主振预置电路D/A部分,为了照顾2-20GHz全频段能有较为精细的预置分辨率,并且满足△Data插值需要,在此选择了14位D/

文档评论(0)

aicencen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档