11-SYNLOCK V2硬件原理胶片要点.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SYNLOCK V2 硬件结构 光网络技术支持部 学习目标 掌握SYNLOCK V2的硬件结构 掌握SYNLOCK V2的单板功能 掌握SYNLCOK V2的时钟流向 课程内容 SYNLOCK V2系统组成 (1)蜂鸣器 (2)告警灯 (3)-48V电源开关 (4)输入框 (5)控制框 (6)输出框 (7)~(9)维护终端计算机 (10)(11) 输出扩展框 (12) 机柜 (13)机柜门 (14)门锁 单板排列 内部时钟流向 内部通信路径 课程内容 GPR:GPS定时信号接收板 GPR:GPS定时信号接收板 注: (1)每个GPR内置一个8通道GPS接收机,最多跟踪8颗卫星。跟踪的卫星数与环境(如遮挡、干扰)有关,但开局时最少应保证跟踪到4颗以上卫星。 (2)GPR上电后,需要约10~20分钟时间完成跟踪卫星和晶体加热,最后晶体将跟踪GPS卡的1PPS(秒脉冲)信号。尚未跟踪到卫星时RUN灯快闪。 (3)“观察到的卫星数”是GPS卡上报的一个历史数据,是一个无效数据,“跟踪到的卫星数”是有效数据。 DSSR:双卫星系统定时信号接收板 LCI:线路时钟输入板 功能 接收地面时钟输入信号,监测SSM、AIS和其他传输参数(BPV、CRC、OOF、LOS),不改变信号的时钟性能。 输入信号:3路E1,2路8kHz,3路2048kHz / 5MHz / 10MHz可选,共8路。 输出信号:8路8kHz TTL电平方波,每路输入产生一路输出,至 RBD/IMC/FSY。 注:2块LCI之间无备份关系,相互独立。 RBD:铷原子钟板 RBD:铷原子钟板 (2)当输入信号出现后,RBD首先判断输入信号的频率准确度是否符合牵引范围,以确认是否可用,该过程称为“判源”,约持续17分钟。 (3)两块RBD为1+1备份方式,均有输出,由FSY判断跟踪哪一个RBD。 FSY:频率合成板 功能: (1)RBD在位时只具有频率功能,合成多种频率,供输出框使用。 (2)当RBD不在位时,FSY将跟踪LCI的信号,滤除LCI信号的相位噪声,为LNC级时钟。同时具有频率合成的作用。 输入信号: (1)RBD在位时,FSY跟踪RBD的8kHz和4096kHz信号,缺省为4096kHz信号(此时LCI和GPR的信号对FSY来说不可用)。 (2)RBD不在位时,FSY可跟踪来自LCI或GPR的8kHz信号,使用软件锁相环,滤除输入信号的相位噪声。 输出信号: 8kHz、2048kHzTTL方波,至输出框;10MHz TTL方波至TIA和IMC。 IMC:输入监测板 功能 (1)测试系统输入信号(GPR/DSSR/LCI)相对于系统输出信号的频率准确度。 (2)利用多数表决原理,判断最差源。 输入信号:系统输入(GPR/DSSR/LCI,共18路信号)作为被测信号,FSY 10MHz信号(相当于BITS输出)作为测试基准。 输出信号:无。 注:IMC对每个参考源的测试需要4分钟。 IMC:输入监测板 多数表决:是在3个以上参考源中判断最差源的方法。预先设定各参考源的频偏门限值,将参考源的频偏实测值两两求差取绝对值,与两参考源的频偏门限值之和相比较,超过的判为劣“坏”,未超过的判为“好”,判“坏”的次数等于或超过2/3的,为最差源。 如:A、B、C、D四个输入源,频偏门限值均为1E-8。测试完成后,频偏实测值分别为fa=2E-8,fb=1E-8,fc=5E-9,fd=-3E-8,则: A与其他源比较: |fa-fb|=1E-82E-8,|fa-fc|=1.5E-82E-8,|fa-fd|=5E-82E-8,判坏1次。 B与其他源比较: |fb-fa|=1E-82E-8,|fb-fc|=5E-92E-8,|fb-fd|=4E-82E-8,判坏1次。 C与其他源比较: |fc-fa|=1.5E-82E-8,|fc-fb|=5E-92E-8,|fc-fd|=3.5E-82E-8,判坏1次。 D与其他源比较: |fd-fa|=5E-82E-8,|fd-fb|=4E-92E-8,|fd-fc|=3.5E-82E-8,判坏3次。 因此,D是最差源。 TIA:同步性能测试板 功能: 以FSY10M或外界参考信号做基准,测试被测信号的TIE、MTIE和TDEV。 输入信号:(1)7路对外的被测输入通道,其中4路E1通道和3路2048kHz通道,可接入外部被测时钟信号。(2)FSY10M信号或外接的10M/2048kHz信号作为测试基准。 输出信号:无。 注:BITS可以配置2块TIA板,两块板是相互独立的,无备份关系。 TIA:同步性能测试板 TIE:Time Interval Error (时间间隔误差),是时钟信号相对于其理想位置的

文档评论(0)

糖糖 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档