CMOSIC版图设计技巧.docVIP

  • 9
  • 0
  • 约1.02千字
  • 约 2页
  • 2016-07-02 发布于安徽
  • 举报
CMOSIC版图设计技巧.doc

CMOS IC 版图设计技巧 1、布局要合理 (1)引出端分布是否便于使用或与其他相关电路兼容,是否符合管壳引出线排列要求。 (2)特殊要求的单元是否安排合理,如p阱与p管漏源p+区离远一些,使(pnp(,抑制Latch-up,尤其是输出级更应注意。 (3)布局是否紧凑,以节约芯片面积,一般尽可能将各单元设计成方形。 (4)考虑到热场对器件工作的影响,应注意电路温度分布是否合理。 2、单元配置恰当 (1)芯片面积降低10%,管芯成品率/圆片 可提高15(20%。 (2)多用并联形式,如或非门,少用串联形式,如与非门。 (3)大跨导管采用梳状或马蹄形,小跨导管采用条状图形,使图形排列尽可能规整。 3、布线合理 布线面积往往为其电路元器件总面积的几倍,在多层布线中尤为突出。 扩散条/多晶硅互连多为垂直方向,金属连线为水平方向,电源地线采用金属线,与其他金属线平行。 长连线选用金属。 多晶硅穿过Al线下面时,长度尽可能短,以降低寄生电容。 注意VDD、VSS布线,连线要有适当的宽度。 容易引起“串扰”的布线(主要为传送不同信号的连线),一定要远离,不可靠拢平行排列。 4、CMOS电路版图设计对布线和接触孔的特殊要求 (1)为抑制Latch up,要特别注意合理布置电源接触孔和VDD引线,减小横向电流密度和横向电阻RS、RW。 (

文档评论(0)

1亿VIP精品文档

相关文档