- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DDS信号发生器实验报告.docx
DDS信号发生器
一、实验目的:
学习利用EDA技术和FPGA实现直接数字频率综合器DDS的设计。
二、实验原理
实验原理参考教材6.4节和6.11节相关内容。
三、实验内容
实验原理参考教材6.4节相关内容。根据6.4.2节和例6-10,在Quartus II上完成简易正弦信号发生器设计,进行编辑、编译、综合、适配、仿真;
使用SignalTap II测试;
硬件测试:进行引脚锁定及硬件测试。信号输出的D/A使用DAC0832,注意其转换速率是1μs。下载到实验系统上,接上D/A模块,用示波器测试输出波形;
4、按照教材图6-72完成DDS信号发生器设计,进行编辑、编译、综合、适配、仿真,引脚锁定及硬件测试。
5、建立.mif格式文件。
四、实验步骤
1、建立.mif文件:
(1)设定全局参数:
(2)设定波形:
(3)文件保存:
新建工程:
LPM—ROM定制:
(1)
(2)
(3)
(4)
(5)
(6)
(7)sinrom源程序:
module SIN_CNT(RST,CLK,EN,Q,AR);
output [7:0] Q;
input [6:0] AR;
input EN,CLK,RST;
wire [6:0] TMP;
reg[6:0] Q1;
reg[7:0] F;
reg C;
always @(posedge CLK)
if(FAR) F=F+1;
else
begin
F=8b00;
C=~C;
end
always @(posedge CLK or negedge RST)
if(!RST) Q1=7b0000000;
else if(EN) Q1=Q1+1;
else Q1=Q1;
assign TMP=Q1;
sinrom IC1(.address(TMP),.clock(CLK),.q(Q));
endmodule
锁相环:
顶层文件:
SignalTap II的使用
锁定引脚
下载
文档评论(0)